Add to Cart
MT47H128M16RT - E.C. 25 Original DRAM DDR2 2G 128MX16 FBGAのデータ記憶
特徴
•VDD = 1.8V ±0.1V、VDDQ = 1.8V ±0.1V
•JEDEC標準的な1.8V入力/出力(SSTL_18-compatible)
•差動データ ストロボ(DQS、DQS#)の選択
•4nビット先取りの建築
•x8のための重複した出力ストロボ(RDQS)の選択
•CKとDQおよびDQSの転移を一直線に並べるDLL
•並行操作のための8つの内部銀行
•プログラム可能なCASの潜伏(CL)
•掲示されたCASの付加的な潜伏(AL)
•潜伏を=読まれた潜伏- 1つのt CK書きなさい
•プログラム可能な破烈させた長さ:4か8
•調節可能なデータ出力ドライブ強さ
•64msの8192周期は新たになる
•オン ダイスの終了(ODT)
•産業温度(IT)の選択
•RoHS迎合的
•サポートJEDEC時計のジッターの指定
| ドラム | |
| RoHS: | 細部 |
| SDRAM - DDR2 | |
| SMD/SMT | |
| FBGA-84 | |
| 16ビット | |
| 128のM X 16 | |
| 2 Gbit | |
| 800のMHz | |
| 400 ps | |
| 1.9 V | |
| 1.7 V | |
| 105 mA | |
| 0 C | |
| + 85 C | |
| MT47H | |
| 皿 | |
| ブランド: | 在庫の原物 |
| 敏感な湿気: | はい |
| 製品タイプ: | ドラム |
| 工場パックの量: | 1260 |
| 下位範疇: | 記憶及びデータ記憶 |
