Add to Cart
EP2C8Q208C8Nプログラム可能なICの破片
システム内プログラム可能なゲート・アレー(FPGA) IC 138 165888 8256パッケージ208-BFQFP
|
実験室/CLBsの数
|
516
|
|
|
論理素子/細胞の数
|
8256
|
|
|
総RAMビット
|
165888
|
|
|
入力/出力の数
|
138
|
|
|
電圧-供給
|
1.15V | 1.25V
|
|
|
タイプの取付け
|
||
|
実用温度
|
0°C | 85°C (TJ)
|
|
|
パッケージ/場合
|
||
|
製造者装置パッケージ
|
208-PQFP (28x28)
|
EP2C8Q208C8Nは特色になる
サイクロンII装置家族は次の特徴を提供する:
■4,608への68,416 LEsの高密度建築
●M4Kはメモリ ブロックを埋め込んだ
●利用できる論理を減らさないで利用できるRAMの1.1までMbits
●ブロック(512の同等ビットを含むブロックごとの4,608ビット)ごとの4,096の記憶ビット
●×1、×2、×4、×8、×9、×16、×18、×32および×36の可変的な左舷構成
●×1、×2、×4、×8、×9、×16および×18モードのための本当のデュアル ポートの(読まれる1つおよび1は書く、2つは読む、または2つは書く)操作
●バイトはの間に覆うデータ入力のために書く可能になる
●260 MHz操作まで
■埋め込まれた乗数
●250 MHz性能までのの150までの18の- × 18ビット乗数は2独立者としてそれぞれ構成可能9である- × 9ビット乗数
●任意入出力記録
■高度入力/出力サポート
●高速差動入力/出力標準的なサポート、LVDS、RSDS、ミニLVDSを含んで、LVPECL、差動HSTLおよび差動SSTL
●2.5-Vを含む片端接地入力/出力標準的なサポート、および1.8-V、SSTLのクラスIおよびII、1.8-Vおよび1.5-V HSTLのクラスIおよびII、3.3-V PCIおよびPCI-X 1.0、3.3-、2.5-、1.8-、および1.5-V LVCMOS、そして3.3-、2.5-、
そして1.8-V LVTTL
●周辺コンポーネントの結合の32のための33か66のMHzの3.3-V操作のための特殊利益団体(PCIのSIG) PCIのローカル バスの指定、修正3.0承諾-または64ビット インターフェイス
●外的なチタニウムPHYと明白なPCIおよび明白なAltera PCI
×1 Megacore®機能
