Add to Cart
XC95144XL-10TQG100Cプログラム可能なICの破片の高性能CPLDのパッケージ100-TQFPシステム頻度208MHz
|
遅れ時間tpd (1)最高
|
10 ns
|
|
|
内部電圧供給-
|
3V | 3.6V
|
|
|
論理素子/ブロックの数
|
8
|
|
|
Macrocellsの数
|
144
|
|
|
ゲートの数
|
3200
|
|
|
入力/出力の数
|
81
|
|
|
実用温度
|
0°C | 70°C (TA)
|
|
|
タイプの取付け
|
表面の台紙
|
|
|
パッケージ/場合
|
100-LQFP
|
|
|
製造者装置パッケージ
|
100-TQFP (14x14)
|
特徴:
•5つのnsピンにピン論理の遅れ
•システム頻度178までのMHz
•3,200の使用可能なゲートが付いている144のmacrocells
•小さい足跡のパッケージで利用できる
- 100ピンTQFP (81のユーザー入力/出力ピン)
- 144ピンTQFP (117のユーザー入力/出力ピン)
- 144-CSP (117のユーザー入力/出力ピン)
- すべてのパッケージのためのPbなしの利用できる
•高性能3.3Vシステムのために最大限に活用される
- 低い電力操作
- 5V耐久性がある入力/出力ピンは5V、3.3Vおよび2.5V信号を受け入れる
- 3.3Vか2.5V出力機能
- 高度の0.35ミクロンの形状CMOS速いFLASH™の技術
•高度のシステム特徴
- プログラム可能な内部システム
- 速いCONNECT™ IIのスイッチ・マトリクスとの優秀なピン錠およびroutability
- 余分広い54入力機能ブロック
- 個々のプロダクト言葉の割振りを用いるmacrocellごとの90までのプロダクト言葉
- 3個の全体的なおよび1つのプロダクト言葉の時計とのローカル コンピュータの時刻の逆転
- 個々の出力はローカル逆転の出力ピンごとに可能になる
- すべてのユーザーおよび境界スキャン ピン入力の入れられたヒステリシス
- すべてのユーザー ピン入力のバス把握回路部品
- 完全なIEEEの標準1149.1境界スキャン(JTAG)
•速いコンカレント・プログラミング
•個々の出力の速度制御を殺害した
•高められたデータ機密保護は特色になる
•優秀な質および信頼性
- 10,000のプログラム/消去周期を超過する持久力
- 20年データ保持
- 2,000Vを超過するESDの保護
•100ピンTQFPパッケージの5V中心XC95144装置とPin互換性がある
警告:プログラミングの温度較差の
TA = 0° Cから+70° C
記述:
XC95144XLは先端コミュニケーションの高性能の、低電圧の適用および計算機システムのために目標とされる3.3V CPLDである。それは8で構成される
3,200の使用可能なゲートにを与える54V18機能ブロック
5 nsの伝搬遅延。
