Add to Cart
| プロダクト技術仕様 | |
| EU RoHS | 迎合的 |
| ECCN (米国) | 3A991d. |
| 部分の状態 | 活動的 |
| HTS | 8542.39.00.01 |
| SVHC | はい |
| SVHCは境界を超過する | はい |
| 自動車 | いいえ |
| PPAP | いいえ |
| 姓 | サイクロンの庐IV E |
| 加工技術 | 60nm |
| ユーザーI/Os | 328 |
| 入力/出力銀行の数 | 8 |
| 作動の供給電圧(v) | 1.2 |
| 論理素子 | 28848 |
| 乗数の数 | 66 (18x18) |
| プログラム記憶タイプ | SRAM |
| 埋め込まれた記憶(Kbit) | 594 |
| ブロックのRAMの総数 | 66 |
| IPの中心 | Sub-frameの潜伏JPEGの2000年のエンコーダー(BA130)|AXI橋コントローラー(RAB)へのRapidIO|EtherCAT|EtherNET/IP|包みIPの中心上のDS1/E1 TDM |
| 提供者の名前 | BarcoのSilex/Mobiveilの株式会社/AG/Aimvalley Gmbh/Softing Beckhoffのオートメーション |
| 装置論理の単位 | 28848 |
| 全体的な時計の数 | 20 |
| DLLs/PLLsの装置番号 | 4 |
| 熱心なDSP | 66 |
| PCIe | 1 |
| プログラム可能性 | はい |
| Reprogrammabilityサポート | いいえ |
| コピー プロテクト | いいえ |
| 内部システム プログラム可能性 | いいえ |
| 速度の等級 | 8 |
| 差動入力/出力の標準 | B-LVDS|HSTL|LVPECL|LVDS|RSDS|SSTL |
| 片端接地入力/出力の標準 | LVTTL|LVCMOS|PCI|PCI-X|SSTL|HSTL |
| 外的な記憶インターフェイス | DDR SDRAM|DDR2 SDRAM|QDRII+SRAM |
| 最低の作動の供給電圧(v) | 1.16 |
| 最高の作動の供給電圧(v) | 1.24 |
| 入力/出力の電圧(v) | 1.2|1.5|1.8|2.5|3|3.3 |
| 最低の実用温度(°C) | 0 |
| 最高使用可能温度(°C) | 85 |
| 製造者の温度の等級 | コマーシャル |
| 商号 | サイクロン |
| 土台 | 表面の台紙 |
| パッケージの高さ | 1.75 |
| パッケージの幅 | 23 |
| パッケージの長さ | 23 |
| PCBは変わった | 484 |
| 標準パッケージの名前 | BGA |
| 製造者のパッケージ | FBGA |
| ピン・カウント | 484 |
| 鉛の形 | 球 |