Add to Cart
独立したソフトウェアで定義されたラジオ SDR-LW 3980
SDR-LW 3980は,武漢・ルグワン・エレクトロニクス株式会社によって発売された最新8チャンネル高性能SDR (ソフトウェア定義ラジオ) スタンドアロンデバイスです. 搭載プロセッサ,FPGA,そしてRFフロントエンド製品にはインテルi9プロセッサ,512GBのSSD,64GBのRAMが組み込まれています.周波数カバーは75MHzから6GHzで,シングルチャネル帯域幅は200MHzまでです.FPGAは,資源豊かな,ユーザプログラム可能なXilinx MPSOC ZU11EG.すべてのSDRデバイスと同様に,このデバイスにはUbuntu,GNU Radioなどが組み込まれています.
Zynq® UltraScale+ TM MPSoCデバイスは,リアルタイム制御とグラフィック,ビデオ,波形,パケット処理のためのハードウェアおよびソフトウェアエンジンを組み合わせながら,64ビットプロセッサのスケーラビリティを提供します.プログラム可能な論理を持つ汎用リアルタイムプロセッサとプラットフォームをベースに5G ワイヤレス,次世代 ADAS,産業モノのインターネットなどのアプリケーションの可能性.
ADRV9009は高度に統合された無線周波数 (RF) アジャイルトランシーバーで,ダブルトランスミッターと受信機,統合周波数合成機,デジタル信号処理を提供しています.3Gの要求を満たす高性能と低消費電力の多様な組み合わせを提供しています4Gおよび5Gマクロセルラータイムディビジョンデュプレックス (TDD) ベースステーションアプリケーション
SDR-LW 3980は,スタンドアロン5Gまたは802.11デバイスエミュレーション,メディアアクセス制御 (MAC) アルゴリズムの開発,多入力多出力 (MIMO) システム5G通信,RF抗圧サンプリング,スペクトルリモートセンシング,認知ラジオ,ビーム形成,方向探知
処理ユニット:
| プロセッサ | インテル I9-9900K |
| 記憶力 | DDR4 64GB |
| SFP+ | 10Gbps |
| SSD | 500GB |
| PCIe | ジェネ3 x8 |
FPGAユニット:
| メインチップ | Xilinx Zynq UltraScale+ ZU11EG 試聴する |
| PS | 4コアARM® Cortex-A53 |
| 2コアCortex-R5リアルタイムプロセッサ | |
| マリ-400 MP2 グラフィック処理 | |
| PL | 653k システムロジックセル |
| 記憶力 | PS 4 GByte DDR4 ((x64) (ECC付き) |
| PL 2 GByte DDR4 (x32) |
RFユニット:
| メインチップ | ADRV-9009 x4 |
| 周波数範囲 | 75〜6000MHz |
| 送信チャンネル数 | 8 |
| 受信チャンネル数 | 8 |
| 受信チャネルの数を観察 | 8 |
| 最大帯域幅を受信する | 200MHz |
| 最大帯域幅を送信する | 450MHz |
| 受信された最大帯域幅を観察 | 450MHz |
| RX ADC ビット | 16ビット |
| TX DAC 桁 | 14ビット |
| 複数のスライス相同期 | 裏付け |
