Wuhan Tabebuia Technology Co., Ltd.

中国 ソフトウェア ラジオ機器とソリューションのプロバイダー 2012年以来

Manufacturer from China
確認済みサプライヤー
4 年
ホーム / 製品 / USRP SDR /

USRP-LW E310 組み込みUSRP SDR ソフトウェア 定義 ラジオ E310 Ettus 軽量 小サイズ

企業との接触
Wuhan Tabebuia Technology Co., Ltd.
ウェブサイトにアクセスします
シティ:wuhan
国/地域:china
連絡窓口:MrChen
企業との接触

USRP-LW E310 組み込みUSRP SDR ソフトウェア 定義 ラジオ E310 Ettus 軽量 小サイズ

最新の価格を尋ねる
型式番号 :E310
原産地 :中国
最低順序量 :1部分
支払の言葉 :T/T
包装の細部 :紙箱\紙の箱
受渡し時間 :点の商品か30日
供給の能力 :1部分
企業との接触

Add to Cart

類似の動画を探す
製品の説明を表示

埋め込まれたシリーズUSRP-LW E310

USRP-LW E310は埋め込まれたSDR装置である。AD9361 RFはアナログ装置を支える56のMHzの70のMHz6 GHzそして一時的な帯域幅の周波数範囲との2x2 MIMOを置いた。133 x 68 x 26.4 mmおよびパワー消費量のサイズによって2-6ワット低く、それは軽量、小さい力および小型の利点によって移動式のおよび埋め込まれたSDR装置である。ベースバンドの処理は統合された二重中心の腕A9プロセッサとXilinxを7つのシリーズFPGAs結合する再構成可能なZynq 7020 ICで動く。オペレーティング システムLinuxを使用して。すべてのUSRP装置のように、開いた源のソフトウェア・アーキテクチャは交差プラットホーム サポートおよびUSRPハードウェア運転者(UHDs)を提供する。UHDサポートGNUのラジオのようなほとんどの適用そしてSDRフレームワーク。

USRP-LW E310 組み込みUSRP SDR ソフトウェア 定義 ラジオ E310 Ettus 軽量 小サイズ

主な特長:

  • 最高の受け取られた信号の帯域幅は56Mである
  • 頻度は70のMHz - 6つのGHz --をカバーする
  • 12ビットADC/DAC
  • フィルター バンクを前もって選びなさい
  • 二重中心の腕の皮質A9-866 MHzプロセッサ、Xilinx Zynq 7020のSoC FPGA
  • 腕のCPUのための1GB DDR3のRAM、512 FPGAの論理のためのMB DDR3のRAM
  • 10MS/sサンプル率まで支える腕プロセッサ
  • イーサネットおよびUSBのインタフェース・コントロール
  • 作り付けの開いた源UHD3.9.2およびAPIインターフェイス
  • 作り付けの9軸線の慣性の測定単位
  • RFNoCを支えるFPGAの開発フレームワーク
  • ステレオの音声出力およびモノラル マイクロフォンの入力
  • 統合されたGPSシステム受信機
  • 次元:重量133 x 68 x 26.4 mmの:375 g
  • GNUのラジオのためのサポート

 

関連変数:

 

変数部門 数値 単位 変数部門 数値 単位
入出力 RFのパフォーマンス パラメータ
DC電圧の入力 5-15 V 周波数範囲 70-6000 MHz
パワー消費量 2-6 W 出力電力 >10 dBm
改宗者モジュール変数 第三次の妨害ポイントを書き入れなさい -20 dBm
ADCのサンプリング レート(最高 61.44 MS/s 雑音指数 <8> dB
ADCの決断 12 ビット 物理的性質    
DACのサンプリング レート 61.44 MS/s サイズ 133×68×26.4 cm
DACの決断 12 ビット 重量 375 g
ローカル振動正確さ 2.0 PPM      

 

性能の記述:

RFの前部分のAD9361トランシーバーは56までのMHzの即時の帯域幅を提供し、70のMHz6 GHzの周波数範囲をカバーし、そして2X2 MIMOを支える。の前部分にRFの予選のフィルター バンクは頻度選択率を高めるためにリンクを送受信する。

ベースバンド プロセッサは二重中心の腕CPUによって支えられる独立した操作と結合されるFPGA加速された計算を提供するのにXilinx Zynqを7020のSoC使用する。USRP-LW E310は位置意識および時刻同期化のための統合されたGPSの受信機のような豊富ペリフェラル、および拡張記憶装置および他のI/Oデバイスのための二重USBのホストの港を統合する。在庫装置を使用して、ユーザーはプロトタイプ埋め込まれた適用を開発するためにすぐにでき。

USRPは家族を使用する適用の特定の必要性を満たすのにOpenEmbeddedフレームワークのカスタマイズされたLinuxの配分を埋め込んだ。オペレーティング システム デフォルトはGNUのラジオのようなUSRPハードウェアDriver™ (UHD)ソフトウェアそして第三者の開発ツールによってプレインストールされて来る。E310はまたRFNoCの技術、実時間計算を行い、ワイドバンドの信号処理の条件を満たすことができるRFNoC FPGAの開発フレームワークを支える。

 

オペレーティング システムおよび開発フレームワーク

オペレーティング システム OpenEmbeddedのLinux (プレインストールされる)。
ソフトウェア開発 フレームワーク

UHD (プレインストールされる)。

GNUのラジオ(プレインストールされる)。

Xilinx ISEの設計続き

 

お問い合わせカート 0