

Add to Cart
XC6SLX9-2FT256I FPGAのシステム内プログラム可能な工場を現在受け入れていないこのプロダクトのための発注をゲート・アレー
概説
Spartan®-6家族は大量の適用に最も低い総額を一流のシステム統合の機能に与える。13メンバー家族は3,840及ぶ拡大された密度から前のスパルタ式家族のパワー消費量半分のの147,443個の論理の細胞に、およびより速い、広範囲の結合性を提供する。費用、力および性能の最適のバランスを提供する成長した45 nmのローパワー銅の加工技術で造られて、スパルタ式6家族は新しいの、より有効、二重記録の6入力一見提供するか。作り付けのシステム レベルのブロックのテーブル(LUT)の論理そして豊富な選択。これらは18のKb (2 x 9 Kb)のブロックのラム、第二世代DSP48A1の切れ、SDRAMの記憶コントローラー、高められたミックス モードの時計管理ブロック、SelectIO™の技術、力を含んでいるか。最大限に活用された高速連続トランシーバーのブロック、PCI Express®の多用性がある終点のブロック、高度のシステム レベル力管理モードは、AESおよび装置DNAの保護のコンフィギュレーション オプションおよび高められたIPの保証を自動検出する。これらの特徴は低速を提供するか。前例のない使い易さの注文ASICプロダクトへの要されたプログラム可能な代わり。FPGAsのスパルタ式6の提供大量の論理の設計、消費者志向のDSPの設計および費用に敏感な埋め込まれた適用のための最もよい解決。スパルタ式6のFPGAsは彼らの開発サイクルが始まるとすぐデザイナーが革新に焦点を合わせることを可能にする統合ソフトおよびハードウェアを提供する目標とされた設計プラットホームのためのプログラム可能なケイ素の基礎である。
スパルタ式6 FPGAの特徴の概要
•スパルタ式6家族:
•スパルタ式6 LX FPGA:最大限に活用される論理
•スパルタ式6 LXT FPGA:高速連続結合性
•安価のために設計されている
•多数の有効な統合されたブロック
•入力/出力の標準の最大限に活用された選択
•ぐらつかせたパッド
•大量のプラスチック ワイヤー担保付きのパッケージ
•低い空電および動的力
•費用および低い電力のために最大限に活用される45 nmプロセス
•ゼロ力のためのパワー モードは冬眠する
•モードを維持するマルチピンの目覚しの国家そして構成、制御強化を中断しなさい
•ローパワー1.0V中心の電圧(唯一のLX FPGAs、-1L)
•高性能1.2Vの中心の電圧(LXおよびLXT FPGAs、-2、-3、および-3Nの速度の等級)
•複数の電圧、multi-standard SelectIO™インターフェイス銀行
•差動入力/出力ごとの1,080までMb/sのデータ転送率
•選択可能な出力ドライブ、ピンごとの24までmA
•1.2V入力/出力の標準および議定書への3.3V
•低価格HSTLおよびSSTLの記憶インターフェイス
•ホット スワップ承諾
•調節可能な入力/出力は信号の保全性を改善するためにスルー・レートを
•LXT FPGAsの高速GTPの連続トランシーバー
•3.2までGb/s
•高速インターフェイスを含む:連続ATA、オーロラ、1G、OBSAI明白な、イーサネット、PCI CPRI、EPON、GPON、DisplayPortおよびXAUI
•PCIの明白な設計(LXT)のための統合された終点のブロック
•33のMHz、32と互換性がある低価格PCI®の技術サポート-および64ビットの指定。
•有効なDSP48A1切れ
•高性能算術および信号処理
•速く18 x 18乗数および48ビット蓄積装置
•導管で送り、滝のように落ちる機能
•フィルター塗布を助ける前加算機
製品カテゴリ: | FPGA -システム内プログラム可能なゲート・アレー |
XC6SLX9 | |
9152 LE | |
186入力/出力 | |
- 40 C | |
+ 100 C | |
SMD/SMT | |
FBGA-256 | |
分散RAM: | 90 kbit |
埋め込まれたブロックのRAM - EBR: | 576 kbit |
最高の動作周波数: | 1080のMHz |
敏感な湿気: | はい |
論理配列のブロック-実験室の数: | 715実験室 |
作動の供給電圧: | 1.2 V |
製品タイプ: | FPGA -システム内プログラム可能なゲート・アレー |
1 | |
下位範疇: | プログラム可能な論理IC |
単位重量: | 0.493831 oz |