XCKU060-2FFVA1517I Xilinx FPGAのシステム内プログラム可能なゲート・アレー

型式番号:XCKU060-2FFVA1517I
原産地:T/W
最低順序量:1pcs
支払の言葉:T/T、ウェスタン・ユニオン
供給の能力:10000pcs/week
受渡し時間:2-3days
企業との接触

Add to Cart

サイト会員
Shenzhen Guangdong China
住所: 3418、DuhuixuanのShennanの道、福田区、シンセン、広東省、中国
サプライヤーの最後のログイン時間: 内 25 時間
製品詳細 会社概要
製品詳細

1.General記述

Xilinx® UltraScale™の建築は多数の革新的な科学技術の進歩を通して総パワー消費量を下げることの焦点とのシステム要件の広大なスペクトルに演説する高性能FPGA、MPSoCおよびRFSoC家族から成り立つ。Kintex® UltraScale FPGAs:単一および次世代の積み重ねられたケイ素の結合(SSI)の技術を使用して価格性能比の焦点との高性能FPGAs。高いDSPおよび低価格の包装と結合されるRAMに論理の比率および次世代のトランシーバーを妨げるため機能および費用の最適ブレンドを可能にするため。Kintex UltraScale+™ FPGAs:BOMのコストを削減する性能およびオン破片のUltraRAMの高められた記憶。高性能ペリフェラルおよび費用効果が大きいシステム実現の理想的な組合せ。Kintex UltraScale+ FPGAsに必須のシステム パフォーマンスと最も小さい力の封筒間の最適のバランスを提供する多数の力の選択がある。Virtex® UltraScale FPGAs:高容量の、高性能FPGAsは単一および次世代SSIの技術を使用して可能になった。Virtex UltraScale装置最も高いシステム容量、帯域幅および性能およびさまざまなシステム レベル機能の統合によってアプリケ−ション使用要件をアドレス・キーの市場に達成するため。Virtex UltraScale+ FPGAs:UltraScaleの建築で利用できる最も高いトランシーバーの帯域幅、最も高いDSPの計算および最も高いオン破片および内部パッケージの記憶。またVirtex UltraScale+ FPGAs必須のシステム パフォーマンスと最も小さい力の封筒間の最適のバランスを提供する多数の力の選択を提供するため。Zynq® UltraScale+ MPSoCs:企業の最初プログラム可能なMPSoCsを作成するために腕の皮質R5F実時間プロセッサおよびUltraScaleの建築とArm®のV8ベースのCortex®-A53高性能エネルギー効率が良い64ビットのアプリケーション・プロセッサを結合しなさい。前例のない力の節約、異質処理、およびプログラム可能な加速を提供しなさい。Zynq® UltraScale+ RFSoCs:コンバインRFのデータ変換装置 サブシステムおよび先にindustry-leadingプログラム可能な論理および異質工程能力とエラー修正。統合されたRF ADCs、RFDACsおよびソフト決定FECs (SD-FEC)マルチバンドの、多重モードの細胞ラジオおよびケーブルの下部組織に提供するため主サブシステムを。

特徴RFのデータ変換装置 サブシステム概観の2.SummaryはほとんどのZynq UltraScale+ RFSoCs多数の無線周波数のアナログ・ディジタル変換器(RF ADCs)および多数の無線周波数のデジタル アナログ変換器(RFDACs)を含んでいるRFのデータ変換装置 サブシステムを含んでいる。高精度、高速は実質データのために、力有効なRF ADCsおよびRFDACsそれぞれ形成することができたりまたは実質および想像I/Qデータのための組で形成することができる。柔らかい決定の前方エラー修正(SD-FEC)概観は信頼できなくか騒々しい通信チャネル上のデータ伝送に制御偏差にとしてZynq UltraScale+ RFSoCs解読し、符号化データのための非常に適用範囲が広いソフト決定FECのブロックを手段含める。SD-FECのブロックは低密度の奇偶検査(LDPC)を解読したり/符号化する支え、ターボは5G無線電信、逆送、DOCSISおよびLTEの適用の使用のために解読する。処理システムの概観Zynq UltraScale+ MPSoCsおよびRFSoCsは二重中心の腕の皮質R5F (RPU)の処理システム(PS)が付いている腕の皮質A53 (APU)の二重およびクォードの中心の変形を特色にする。ある装置はまた熱心な腕Mali™-400 MP2のグラフィックの演算処理装置(GPU)を含んでいる。表2.を見なさい。

3.ToはPSにプロセッサの機能性を、熱心な機能のいくつかのペリフェラル含まれている支える。データまたは構成貯蔵のための外的な記憶へのインターフェイスのために、PSは多重プロトコルの動的記憶コントローラー、DMAコントローラー、否定論履積のコントローラー、SD/eMMCのコントローラーおよびクォードSPIのコントローラーが含まれている。外的な記憶へのインターフェイスに加えて、APUはまたレベル1 (L1)およびレベル2 (L2)の隠し場所階層含んでいる;RPUはL1隠し場所および緊密結合記憶サブシステムを含んでいる。それぞれに256KBオン破片の記憶へのアクセスがある。高速インターフェイスのために、PSは4つのチャネルがの送信し、(TX)受け取る(RX)組のトランシーバーを、呼んだ6.0Gb/s.までのデータ転送速度を支えるPS-GTRのトランシーバーを含まれている。これらのトランシーバーは5.0GT/s (x1、x2、またはx4構成でPCIeをの根の複合体または終点としてGEN 2)支える高速周辺ブロックにインターフェイスできる;(SATA) 1.5Gb/s、3.0Gb/s、または6.0Gb/sデータ転送速度で連続ATA;そして1.62Gb/s、2.7Gb/s、または5.4Gb/sデータ転送速度の表示ポートの2つまでの車線。PS-GTRのトランシーバーはまたUSB 3.0および連続ギガビット媒体の独立したインターフェイス(SGMII)上の部品にインターフェイスできる。一般的な結合性のために、PSは下記のものを含んでいる:ホスト、装置、または多忙として形成することができる組のUSB 2.0のコントローラー、(OTG);I2Cのコントローラー;UART;そして合致するCAN2.0Bのコントローラー

 

 

Q1. パッキングのあなたの言葉は何であるか。

:通常、私達は中立ホワイト ボックスおよび茶色のカートンの私達の商品を詰める。法的にパテントを登録したら、私達はあなたの承認の手紙を得た後あなたの決め付けられた箱の商品を詰めてもいい。

 

Q2. あなたのMOQは何であるか。

:私達は各項目に小さいMOQ、それをあなたの特定の順序依存する提供する!

 

Q3. 配達の前にあなたの商品をすべてテストするか、または点検するか。

:はい、私達に100%テストがあり、配達の前にすべての商品を点検する。

 

Q4:いかに私達のビジネスを長期におよびよい関係するか。

:私達は良質を保ち、私達の顧客を保障する競争価格は寄与する;

私達は誠意をこめて私達の友人および私達がビジネスをし、それらのそれを持つ友人を作るために取り替えることができる何かではないのであらゆる顧客を尊重する。

 

Q5:私達に連絡する方法か。
:下のあなたの照会の細部、かちりと言う音を今「送る"!送りなさい!!

 

 

China XCKU060-2FFVA1517I Xilinx FPGAのシステム内プログラム可能なゲート・アレー supplier

XCKU060-2FFVA1517I Xilinx FPGAのシステム内プログラム可能なゲート・アレー

お問い合わせカート 0