

Add to Cart
プログラム可能なFpga LCMXO256C-3TN100C MachXO家族78入力/出力256 LE TQFP-100
指定
製品特質 | 属性値 |
---|---|
格子 | |
製品カテゴリ: | FPGA -システム内プログラム可能なゲート・アレー |
LCMXO256C | |
256 LE | |
78入力/出力 | |
1.71 V | |
3.465 V | |
0 C | |
+ 85 C | |
SMD/SMT | |
TQFP-100 | |
皿 | |
ブランド: | 格子 |
分散RAM: | 2 kbit |
高さ: | 1.4 mm |
長さ: | 14のmm |
最高の動作周波数: | 500のMHz |
論理配列のブロック-実験室の数: | 32実験室 |
作動の供給の流れ: | 13 mA |
作動の供給電圧: | 1.8 V/2.5 V/3.3 V |
記述
MachXOは伝統的にCPLDsによって演説する適用の条件を満たすために最大限に活用される
そして低い容量FPGAs:接着剤の論理、繋ぎ、バス・インタフェーシング、パワーアップ制御そして制御論理バス。
これらの装置は単一の破片のCPLDおよびFPGA装置の最もよい特徴をひとつにまとめる
特徴
•不揮発性、無限に再構成可能
•–力即刻マイクロ秒で
•単一の破片は、外的な構成記憶要求しなかった
•優秀な設計保証、横取りするべきビット ストリーム無し
•SRAMを基づかせていたミリ秒の論理を再構成しなさい
•SRAMおよび不揮発性メモリプログラム可能な直通JTAGの港
•非揮発性メモリのサポート背景のプログラミング
•休眠モード
•100x静的な現在の減少まで許す
•TransFR™再構成(TFR)
•システムが作動する間、内野の論理の更新
•論理密度への高い入力/出力
•256から2280 LUT4s
•広範なパッケージの選択の73から271 I/Os
•密度移動は支えた
•無鉛/RoHSの迎合的な包装
•埋め込まれ、分散記憶
•27.6までKbits sysMEM™によって埋め込まれるブロックのRAM
•7.7までKbits RAMを配った
•熱心な先入れ先出し法の制御論理
•適用範囲が広い入力/出力の緩衝
•プログラム可能なsysIO™の緩衝は広範囲インターフェイスを支える:
•LVCMOS 3.3/2.5/1.8/1.5/1.2
•LVTTL
•PCI
•LVDSのバスLVDS、LVPECL、RSDS
•sysCLOCK™ PLLs
•装置ごとの2までアナログのPLLs
•時計は、および段階の転移増加したり、分かれる
•システム レベル サポート
•IEEEの標準1149.1の境界スキャン
•機内発振器
•装置は3.3ボルト、2.5ボルト、1.8ボルトまたは1.2ボルトの電源と作動する
•IEEE 1532迎合的な内部システムprogrammin
交換ガイド
Shiping | 配達期間 | 内部在庫の部品のために、順序は3日に出荷するために推定される。出荷される、受渡し時間推定される下によって決まる あなたが選んだキャリア: |
出荷率 | 順序を確認した後、私達は商品の重量に基づいて郵送料を評価する | |
出荷の選択 | 私達はDHL、Federal Express、明白なEMS、SFおよび登録されていた航空便の国際海運を提供する。 | |
船積みの追跡 | 私達は追跡番号を用いる電子メールによって順序が出荷されれば知らせる。 | |
戻ること 保証 | 戻ること | リターンは普通郵送物の日付からの30日以内に完了されたとき受け入れられる。部品は未使用および元の包装にべきである。顧客は船積みのために任に当たらなければならない。 |
保証 | Retechipのすべての購入は30日間のmoney-back帰りの方針と来る、この保証は欠陥が不適当な指示に、プロダクト修正続く、顧客による顧客のアセンブリ、失敗怠慢または不適当な操作によって引き起こされたあらゆる項目に適用しない | |
命令 | 支払 | T/T、PayPalのクレジット カードは査証、マスター、アメリカ人を含んでいる 明白。 |