16 28鉛TSSOP AD7490BRUZの順序子が付いているチャネル1 MSPS 12ビットADC

型式番号:AD7490BRUZ
原産地:元の工場
最低順序量:10pcs
支払の言葉:T/T、ウェスタン・ユニオン、Paypal
供給の能力:3500PCS
受渡し時間:1日
企業との接触

Add to Cart

正会員
Shenzhen China
住所: 部屋1204のDingchengの国際的な建物、ZhenHuaの道、福田区、シンセン、中国。
サプライヤーの最後のログイン時間: 内 48 時間
製品詳細 会社概要
製品詳細

16チャネル、1 MSPSの28鉛TSSOPの順序子が付いている12ビットADC


特徴

速い効率率:1 MSPS

2.7ボルトから5.25ボルトのVDDのために指定される

低い電力の最高で効率率

3つのVの供給が付いている870 kSPSの5.4 MWの最高

5つのVの供給との1 MSPSの12.5 MWの最高

順序子が付いている16の(片端接地の)入力

広い入力帯域幅

頻度50のkHzのの69.5 dB SNR入力

適用範囲が広い力/連続クロック速度管理

パイプラインの遅れ無し

高速シリアル・インタフェース、互換性があるSPI/QSPI™/MICROWIRE™/DSP

完全な操業停止モード:0.5のµAの最高

28鉛TSSOPおよび32鉛LFCSPのパッケージ


機能ブロック ダイヤグラム


概説

AD7490は12ビット高速、低い電力、16チャネル、逐次比較ADCである。部品は単一の2.7 Vから5.25ボルトのから電源および特徴の効率率1までMSPS作動する。部品は1つのMHz以上入力頻度を扱うことができる低雑音、広い帯域幅のトラックおよび把握アンプを含んでいる。


変換プロセスおよびデータ収集はCSおよび連続刻時信号を使用して制御され、容易にマイクロプロセッサかDSPsとインターフェイスするように装置がする。入力信号はCSの落ちる端で見本抽出され、転換はまたこの時点で始められる。部品と関連付けられるパイプラインの遅れがない。


AD7490は高い効率率で非常に低い電力の消滅を達成するのに高度のデザイン・テクニックを使用する。最高効率率のために、AD7490は3つのVの供給とのちょうど1.8 mA、および5つのVの供給との2.5 mAを消費する。


制御レジスタの関連したビットの配置によって、部品のためのアナログ入力の範囲は0 VにREFINの入力であるためにまたは0 Vから2まっすぐなバイナリまたは2つの補足物の出力コーディングの× REFINの入力、選ぶことができる。AD7490はチャネルの前処理プログラムを作成された選択が次々に変えられるようにチャネルの順序子が付いている16の片端接地のアナログ入力を特色にする。転換の時間はSCLKの頻度転換を制御するのにこれがまた主刻時機構として使用されているので定められる。


AD7490は32鉛LFCSPおよび28鉛TSSOPのパッケージで利用できる。


プロダクト ハイライト

1. AD7490は1までMSPSの効率率を提供する。最高で3つのVの供給、AD7490との効率

力のちょうど5.4 MWを散らす。

2. AD7490周期および改宗者チャネルの順序は選ぶことができる。

3. AD7490は単一の2.7 Vから5.25ボルトの供給から作動する。VDRIVE機能はシリアル・インタフェースを可能にする

直接VDDの3ボルトまたは5つのVのプロセッサ システムの独立者に接続するため。

4. 換算値は連続時計によって定められ、減る転換の時間を認める

連続クロック速度の増加。部品はまた出力効率を最大にするためにさまざまな操業停止モードを特色にする

より低い効率率。パワー消費量は0.5のµA、最高、いつ完全な操業停止でである。

5. 部品は見本抽出瞬間の正確な制御を用いる標準的な逐次比較ADCをを経て特色にする

転換制御を離れたCSの入力および一度。


通知がなければ絶対最高評価TA = 25°C。

変数 評価

VDDへのGND −0.3 Vから+7 V

VDRIVEへのGND −0.3 VへのVDD + 0.3ボルト

GNDへのアナログ入力電圧 −0.3 VへのVDD + 0.3ボルト

GNDへの電圧式デジタル入力機構 −0.3 Vから+7 V

GNDへのデジタル出力の電圧 −0.3 VへのVDD + 0.3ボルト

REFINへのGND −0.3 VへのVDD + 0.3ボルト

供給1を除くPinへの入力電流 ±10 mA

実用温度範囲

商業(B版) −40°Cへの+85°C

保管温度の範囲 −65°Cへの+150°C

接合部温度 150°C

LFCSPのTSSOPのパッケージ、電力損失 450 MW

θJAの熱インピーダンス 108.2°C/W (LFCSP)

97.9°C/W (TSSOP)

θJCの熱インピーダンス 32.71°C/W (LFCSP)

14°C/W (TSSOP)

はんだ付けする鉛の温度

蒸気段階(60秒) 215°C

赤外線(15秒) 220°C

ESD 1つのkV

100までmAの1過渡電流によりSCRのlatch-upを引き起こさない。


絶対最高評価の下にリストされているそれらの上の圧力は装置への永久的な損害を与えるかもしれない。これは評価するただ圧力である;これらの装置またはこの指定の操作上セクションで示されるそれらの上の他のどの条件のも機能操作は意味されない。長期の絶対最高評価の条件への露出は装置信頼性に影響を与えるかもしれない。


PIN構成および機能記述


Pin機能記述

Pinいいえ。

TSSOP LFCSP 簡略記憶記号 記述

20 18 CS 選り抜き破片。活動的で低い論理の入力。この入力は二重を提供する

のそしてまた転換のAD7490開始の機能

シリアル データの移動を組み立てる。

23 21 REFIN AD7490のために基準入力。外部参照はなる

この入力に適用されなさい。外面のための電圧範囲

参照は指定性能のための2.5ボルトの± 1%である。

22 20 VDD 電源は入った。AD7490のためのVDDの範囲はからある

2.7 5.25 V.へのV。0 Vから2 × REFINののために範囲は、VDDべきである

4.75ボルトから5.25 V.にありなさい。

14、21、24 12、19、22 AGND アナログの地面。のすべての回路部品のための地上の基準点

AD7490.すべてのアナログ/デジタル入力信号および外面

基準信号はこのAGNDの電圧参照されるべきである。

すべてのAGNDピンは一緒に接続されるべきである。

13から5、 11から9、 VIN 0からVIN 15 アナログ入力15を通して0をアナログ入力。片端接地16

3から1、 7から2、 破片のに多重型になるアナログ入力 チャネル

28から25 31から26、 トラックおよび把握。変えられるべきアナログ入力 チャネルはある

24 によってADD0のの住所ビットADD3使用によって選ばれる

制御レジスタ。と共の住所ビット、

SEQおよび影ビットは、順序の記録があるようにする

プログラムされる。すべての入力チャネルのための入力範囲はできる

0選ばれるようにボルトにREFINまたは0ボルトから2 ×にREFIN伸ばしなさい

制御レジスタの範囲ビットによって。未使用の入力

チャネルはAGNDに騒音を避けるために接続されるべきである

積み込み。

19 17 DIN データ。論理の入力。制御レジスタに書かれているべきデータ

AD7490のこの入力で提供され、に時間を記録される

SCLKの落ちる端の記録(制御を見なさい

記録セクション)。

15 13 DOUT データ。論理の出力。からの転換の結果

AD7490はシリアル データの流れとしてこの出力で提供される。

ビットはSCLKの落ちる端で時間を記録される

入力。データ・ストリームは4つの住所ビットから成っている

どのチャネルが転換の結果によってが対応するか示す

に、ある転換データの12ビットによって続かれて、

MSBによって最初に提供される。出力コーディングはように選ぶことができる

コーディング ビットによるまっすぐなバイナリか2補足物

制御レジスタ。

16 14 SCLK 連続時計。論理の入力。SCLKは連続時計をに提供する

部品からのアクセス データ。このクロックの入力はまた使用される

の変換プロセスのための時計の源として

AD7490.

17 15 VDRIVE 論理の電源は入った。このピンで供給される電圧

どんな電圧でかのシリアル・インタフェース定まる

AD7490は作動する。

N/A EP EPAD 露出されたパッド。Connect GND --にパッドをさらした。


China 16 28鉛TSSOP AD7490BRUZの順序子が付いているチャネル1 MSPS 12ビットADC supplier

16 28鉛TSSOP AD7490BRUZの順序子が付いているチャネル1 MSPS 12ビットADC

お問い合わせカート 0