74HC00D電子ICの破片は2入力否定論履積ゲートを四つ揃えにする

型式番号:74HC00D
原産地:元の工場
最低順序量:10pcs
支払の言葉:T/T、ウェスタン・ユニオン、Paypal
供給の能力:7300pcs
受渡し時間:1日
企業との接触

Add to Cart

正会員
Shenzhen China
住所: 部屋1204のDingchengの国際的な建物、ZhenHuaの道、福田区、シンセン、中国。
サプライヤーの最後のログイン時間: 内 48 時間
製品詳細 会社概要
製品詳細


74HC00;74HCT00
クォードの2入力否定論履積ゲート

特徴
•JEDEC標準的なNO 8-1Aに従う
•ESDの保護:
HBM EIA/JESD22-A114-Aは2000ボルトを超過する
MM EIA/JESD22-A115-Aは200ボルトを超過する
•−40から+85 °Cおよび−40 +125 °C.にに指定される。

記述
74HC00/74HCT00は高速SiゲートCMOS装置で、低い電力ショットキーTTL (LSTTL)と互換性があるピンである。彼らはJEDEC標準的なNO 7Aに従って指定される。

74HC00/74HCT00は2入力否定論履積機能を提供する。

即時参考データ
GND = 0ボルト;Tamb = 25 °C;tr = tf = 6 ns。

記号変数条件典型的単位
74HC0074HCT00
tPHL/tPLH伝搬遅延nA、nYへのnBCL = 15 pF;VCCの= 5ボルト710ns
CI入力キャパシタンス3.53.5pF
CPDゲートごとの電力損失キャパシタンスノート1および22222pF

ノート
1. CPDが動的電力損失(µWのPD)を定めるのに使用されている。
PD = CPDの× VCC 2つの× fiの× N + Σ (CLの× VCCの2 × fo):
MHzのfi =入力頻度;
MHzのfo =出力頻度;
pFのCL =出力負荷キャパシタンス;
VCC =ボルトの供給電圧;
N =総負荷転換の出力;
Σ (CLの× VCC2の× fo) =出力の合計。
2. 74HC00のために条件はVCCへVI = GNDである。
74HCT00のために条件はVCC − 1.5 V.へVI = GNDである。

Fig.1 Pin構成DIP14、SO14および(T) SSOP14。


Fig.2 Pin構成DHVQFN14。 Fig.3ロジック・ダイヤグラム(1つのゲート)。














Fig.4機能図表。 Fig.5 IECの論理記号。



China 74HC00D電子ICの破片は2入力否定論履積ゲートを四つ揃えにする supplier

74HC00D電子ICの破片は2入力否定論履積ゲートを四つ揃えにする

お問い合わせカート 0