

Add to Cart
パッケージのタイプ | 密度 | プロダクト数 | 上部の印 |
SN SOIC-8 150mil | 8Mビット | W25Q80DVSNIG | 25Q80DVNIG |
SS SOIC-8 208mil | 8Mビット | W25Q80DVSSIG | 25Q80DVSIG |
SV VSOP-8 150mil | 8Mビット | W25Q80DVSVIG | 25Q80DVVIG |
ZP (1) WSON-8 6x5mm | 8Mビット | W25Q80DVZPIG | 25Q80DVIG |
UX USON-8 2x3x0.6 (最高。) mm3 | 8Mビット | W25Q80DVUXIE (3) | 8Nyww (4) 0Exxxx |
DA PDIP-8 300mil | 8Mビット | W25Q80DVDAIG | 25Q80DVAIG |
WLCSP-8 | 8Mビット | W25Q80DVBYIG | 3CD (5) XX |
W25Q80DV
(8Mビット)の連続フラッシュ・メモリは限られたスペース、ピンおよび力をシステムに貯蔵の解決に与える。25Qシリーズは通常の連続抜け目がない装置をはるかに越えて柔軟性そして性能を提供する。それらはRAMに尾行する、二重/クォードSPI
(XIP)からのコードを直接実行し、声、テキストおよびデータを貯えるコードにとって理想的である。装置はパワーのための1μAとして低の消費電流が付いている3.6V電源に単一2.7Vで作動する。すべての装置はスペース節約のパッケージで提供される。
W25Q80DVの配列は256バイトの4,096のプログラム可能なページそれぞれに組織される。256バイトまで一度にプログラムすることができる。ページは16のグループ(4KBセクターの消去)、128のグループ(32KBブロックの消去)、256のグループ(64KBブロックの消去)または全体の破片(破片の消去)で消すことができる。W25Q80DVにそれぞれ256の消去可能なセクターおよび16の消去可能なブロックがある。小さい4KBセクターはデータおよび変数貯蔵を要求する適用のより大きい柔軟性を可能にする。
W25Q80DVは標準的な連続周辺機器インターフェイス(SPI)、および高性能を二重/クォードの出力支えたり、また入力/出力SPI二倍になったり/クォード:連続時計は、選り抜き、シリアル データI/O0 (ディディミアム)、I/O1 ()、I/O2 (/WP)、およびI/O3 (/HOLD)を欠く。104MHzまでののSPIのクロック周波数は速い読書を使用するとき支えられ208MHz (二重入力/出力およびの同等のクロック レートを416MHz (クォード入力/出力のための104MHz X 4)は入力/出力の指示のための104MHz x 2)二倍になったり/クォード許可する。これらの移動率は標準的な非同期8および16ビットの平行フラッシュ・メモリに優ることができる。把握ピン、書込禁止ピンおよびプログラム可能保護を、上と、底書くまたは補足物の配列制御は、それ以上の制御柔軟性を提供する。さらに、装置はJEDECの64ビットの独特な通し番号の標準的な製造業者および装置識別を支える。
PINいいえ。 | PIN名前 | 入力/出力 | 機能 |
1 | /CS | 私 | 破片の選り抜き入力 |
2 | (IO1) | 入力/出力 | データ出力(データ入出力1)*1 |
3 | /WP (IO2) | 入力/出力 | 入る書込禁止(データ入出力2)*2 |
4 | GND | 地面 | |
5 | ディディミアム(IO0) | 入力/出力 | データ入力(データ入出力0) *1 |
6 | CLK | 私 | 連続クロックの入力 |
7 | /HOLD (IO3) | 入力/出力 | 入る把握(データ入出力3)*2 |
8 | VCC | 電源 |