

Add to Cart
TLC555IDRの時計のタイマーICSのタイマー及びサポート プロダクトCMOS
1特徴
– 1mWTypicalatVDD =5V
非安定モードの操作が可能
CMOSは柵で囲むために柵を振ることができる出力した
高出力の現在の機能
–流し:100 mA典型的
–源:10 mA典型的
CMOS、TTLおよびMOSと完全に対応する出力
低い供給の流れは出力転移の間にスパイクを減らす
2ボルトからの15ボルトへの単一供給操作
NE555と機能的に交換可能;同じPinoutを持っている
ESDの保護はMIL-STD- 883Cの方法3015.2ごとの2000ボルトを超過する
自動車Q臨時雇用者で利用できる
–高信頼性の自動車適用
–構成制御および印刷物サポート
–自動車標準への資格
2つの適用
精密タイミング
脈拍の生成
順次タイミング
タイム・ディレイ生成
パルス幅変調
パルス位置変調
線形傾斜路の発電機
3記述
TLC555はチタニウムのLinCMOSTMプロセスを使用して製造される単一タイミング回路である。タイマーはCMOS、TTLおよびMOSの論理と完全に対応し、頻度で2つまでのMHzを作動させる。高い入力インピーダンスのために、この装置はNE555によって使用されるそれらより小さいタイミングのコンデンサーを使用する。その結果、より多くの正確な時間の遅れおよび振動は可能である。パワー消費量はパワー供給の電圧のフル
レンジを渡って低い。
NE555のように、TLC555に供給電圧のおよそ3分の1に制動機の水平な同輩および供給電圧のおよそ3分の2に閾値の同輩がある。これらのレベルは制御電圧ターミナル(CONT)を用いて変えることができる。制動機入力(TRIG)が制動機のレベルの下で落ちるとき、フリップフロップは置かれ、出力は高く行く。TRIGが制動機のレベルの上にあり、境界の入力(THRES)が閾値の上にあれば、フリップフロップは再調節され、出力は低い。再調節された入力(調整)は他の入力をすべて打ち消し、新しいタイミング周期を始めるのに使用することができる。調整が低ければ、フリップフロップは再調節され、出力は低い。出力が低い時はいつでも、low-impedance道は排出ターミナル(DISCH)とGNDの間で提供される。すべての未使用の入力は適切な論理のレベルに偽の誘発を防ぐために結ばれなければならない。
装置情報
部品番号 | パッケージ | サイズ(NOM) |
TLC555C | SOIC (8) | × 4.9 mmの3.91 mm |
PDIP (8) | × 9.81 mmの6.38 mm | |
SOP (8) | × 6.20 mmの5.30 mm | |
TSSOP (14) | × 5.00 mmの4.40 mm | |
TLC555I | SOIC (8) | × 4.90 mmの3.91 mm |
PDIP (8) | × 9.81 mmの6.38 mm | |
TLC555M | LCCC (20) | × 8.89 mmの8.89 mm |
CDIP (8) | × 9.60 mmの6.67 mm | |
TLC555Q | SOIC (8) | × 4.90 mmの3.91 mm |