SAB80C166-M # 16ビットCMOSの単一チップマイクロ制御回路Infineonのブランドの技術AG高性能
変数は導入する:
●4段階のパイプラインが付いている高性能16ビットCPU
●20のMHz CPUの時計の100 nsの命令サイクルの時間
●500 nsの乗法(かまれる16 × 16)、1つのµs部(32/16はかんだ)
●高められたブール ビット操作設備
●多数の可変的なレジスタ・バンクとのRegister-Based設計
●単一周期の文脈切換えサポート
●256 Kバイトまでコードおよびデータのための線形アドレス空間
●1 Kバイトのオン破片のRAM
●32 Kバイトのオン破片ROM (唯一のSAB 83C166)
●異なったアドレス範囲のためのプログラム可能で外的なバス特徴
●8ビットか16ビットの外部データバス
●多重型にされたか、または多重分離された外的な住所/データ・バス
●バス調停サポートを握り、把握認めなさい
●512バイトのオン破片の特殊関数の記録区域
●空転および力モード
●8チャンネルInterrupt-Driven単一周期のデータは周辺でき事によって設備を転送
コントローラー(PEC)
●16優先順位レベルの割込みシステム
●9.7のµsの転換の時間の10チャンネル10ビットA/Dコンバーター
●16チャネルの捕獲は/単位を比較する
●5つのタイマーが付いている2つの多機能の一般目的のタイマーの単位
●2つの連続チャネル(USARTs)
●プログラム可能なウォッチドッグ タイマー
●76一般目的入力/出力ラインまで
●、マクロアセンブラーのパッケージCコンパイラのような豊富開発ツールによって支えられる、
エミュレーター、評価板、HLLデバッガー、シミュレーター、ロジック アナライザのディスアセンブラー、
プログラミング板
●オン破片のブートストラップ ローダー
●100 PinプラスチックMQFPのパッケージ(EIAJ)
機能の記述
SAB 80C166の建築はRISCおよびCISC両方プロセッサの利点を結合する
非常によく釣り合った方法で高度の周辺サブシステムの。次のブロック ダイヤグラムは与える
異なったオン破片の部品と進められた、高い帯域幅内部バスの概観
SAB 80C166の構造。
注:すべての時間の指定は20のMHzのCPUの時計を示す(AC特徴セクションの定義を見なさい)
記憶構成
SAB 80C166のメモリ・スペースは意味するフォンNeumannの建築で形成される
そのコード記憶、データ記憶、記録および入力/出力の港は同じ線形の内で組織される
256 Kバイトを含んでいるアドレス空間。16 Mバイトへのアドレス空間の拡張はに提供される
将来のバージョン。全体のメモリ・スペースはアクセスされたbytewiseまたはwordwiseのどれである場合もある。点
オン破片の記憶の部分はその上にビット アドレス指定可能な直接なされた。
SAB 83C166はコードまたは定数のためのオン破片mask-programmable ROMの32 Kバイトを含んでいる
データ。ROMは区分0か区分1.に地図を描くことができる。
オン破片のRAMの1 Kバイトはユーザー定義変数のための貯蔵として、システム積み重ねのために提供される、
コードのための汎用レジスター銀行および。レジスタ・バンクは16までから世界的に成ることができる
(R0へのR15)および/またはバイト幅の(RL0、RH0、…、RL7、RH7)いわゆる汎用レジスター(GPRs)。
アドレス空間の512バイトは特殊関数の記録区域のために予約である。SFRsはある
別のオン破片の制御し、監視機能のために使用される世界的な記録
単位。98 SFRsは現在実行される。未使用SFRの住所は未来の間予約である
SAB 80C166家族のメンバー。
破片で提供されるよりより多くの記憶が要求される設計の必要性を、の上で満たすため
外的なRAMやROMの256 Kバイトにマイクロ制御回路に接続することができる。
デリカテッセンの電子工学のtehcnology Co.、株式会社。
www.zd_zd_icmemorychip.com
www.deli-ic.com
電子メール:sales3@deli-ic.com
Skype:hkdeli881
接触:VIVI-CHEN