

Add to Cart
EZ-USB FX2LP™ USBのマイクロ制御回路高速USBペリフェラル コントローラー
CY7C68013A、CY7C68014A、CY7C68015A、CY7C68016A
1. 特徴(CY7C68013A/14A/15A/16A)
高速が証明したら■ USB 2.0 USB (TID # 40460272)
■の単一の破片統合されたUSB 2.0のトランシーバー、スマートなSIEおよび高められた8051マイクロプロセッサ
FX2と互換性がある■適合、形態および機能
互換性がある❐ Pin
互換性がある❐のオブジェクト コード
互換性がある❐機能的に(FX2LPは上位セットはです)
■の超低い力:ICCモードの以上85 mA
バスおよび電池式の適用のための❐の理想
■ソフトウェア:8051のコード操業からの:
USBを通してダウンロードされる❐の内部RAM、
EEPROMから荷を積まれる❐の内部RAM、
❐の外的なメモリ素子、記憶装置(128のピン パッケージ)
■オン破片コード/データRAMの16 Kバイト
■ 4のプログラム可能な大きさ、割り込みおよび等間隔の終点
❐の緩衝の選択:二重、三重、およびクォード
■の付加的でプログラム可能な(BULK/INTERRUPT) 64バイトの終点
■の8ビットか16ビットの外部データ インターフェイス
■のスマートな媒体標準的なECCの生成
■ GPIF (概要のプログラム可能なインターフェイス)
❐はほとんどのパラレル インターフェイスへのダイレクト接続を可能にします
❐のプログラム可能な波形のディスクリプターおよび波形を定義する構成記録
❐は多数を用意します(RDY)入力および制御(CTL)出力を支えます
統合される■業界標準の高められた8051
❐ 48のMHz、24のMHz、または12のMHz CPU操作
命令サイクルごとの❐ 4の時計
❐ 2 USARTs
❐ 3のカウンター/タイマー
❐によって拡大される割込みシステム
❐ 2データ ポインター
5V耐久性がある入力との■ 3.3V操作
■によって方向を変えられるUSB割り込みおよびGPIF/FIFO割り込み
制御移行の組み立ておよびデータ部分のための■の別々のデータの緩衝
■によって統合されるI2Cのコントローラー、100つか400のkHzの操業
■ 4統合されたFIFOs
❐は接着剤の論理およびFIFOsのより低いシステム費用を統合しました
16ビット バスに出入する❐の自動転換
❐のマスターまたは奴隷操作
❐は外的な時計か非同期ストロボを使用します
ASICおよびDSP ICへの❐の容易なインターフェイス
商業および産業温度の等級で利用できる■ (すべてのパッケージはVFBGAを除外します)
論理のブロック ダイヤグラム
1.1特徴(CY7C68013A/14Aだけ)
■ CY7C68014A:電池式の適用のための理想
❐は流れを中断します:100 μA (typ)
■ CY7C68013A:非電池式の適用のための理想
❐は流れを中断します:300 μA (typ)
40までGPIOsの5個のPbなしのパッケージで利用できる■
❐ 128ピンTQFP (40 GPIOs)、100ピンTQFP (40 GPIOs)、56ピンQFN (24 GPIOs)、
56ピンSSOP (24 GPIOs)、および56ピンVFBGA (24 GPIOs)
1.2特徴(CY7C68015A/16Aだけ)
■ CY7C68016A:電池式の適用のための理想
❐は流れを中断します:100 μA (typ)
■ CY7C68015A:非電池式の適用のための理想
❐は流れを中断します:300 μA (typ)
Pbなしの56ピンQFNパッケージ(26 GPIOs)で利用できる■
❐ 2 CY7C68013A/14Aよりより多くのGPIOs同じ足跡の付加的な特徴を可能にします
CypressのEZ-USB FX2LP™ (CY7C68013A/14A)は非常に統合された、低い電力USB 2.0のマイクロ制御回路のEZ-USB FX2™ (CY7C68013)の低い電力版です。単一の破片のUSB 2.0のトランシーバー、シリアル・インタフェース エンジン(SIE)、高められた8051マイクロ制御回路およびプログラマブル周辺インターフェースの統合によって、
Cypressはバスによって動力を与えられる適用を可能にする低い電力を優秀なタイムに市場の利点に与える費用効果が大きい解決を作成しました。
FX2LPの独創的な建築は56 VFBGA (5つのmm X 5つのmm)小さいパッケージの安価8051マイクロ制御回路を使用して毎秒、最大許容USB 2.0の帯域幅53 Mバイト上ののデータ転送率で、がまだ起因します。それがUSB 2.0のトランシーバーを組み込むので、FX2LPは経済的で、USB 2.0 SIEか外的なトランシーバーの実施より小さい足跡の解決を提供します。USB 1.1およびハードウェアの2.0の最もEZ-USB FX2LP、CypressスマートなSIEのハンドルを使って議定書、USBの両立性を保障するアプリケーション特有の機能および減少した開発時間のための埋め込まれたマイクロ制御回路を放します。
一般的でプログラム可能なインターフェイス(GPIF)およびマスター・スレーブ終点先入れ先出し法(8ビットか16ビットのデータ・バス)はATA、ユートピア、EPP、PCMCIAおよびほとんどのDSP/processorsのような普及したインターフェイスに容易な、gluelessインターフェイスを提供します。
FX2LPはFX2 (CY7C68013)よりより少なく現在を引き、倍がオン破片コード/データRAMあり、形態合い、そして56、100、および128ピンと互換性があるFX2作用します。
5個のパッケージは家族のために定義されます:56VFBGA、56 SSOP、56 QFN、100 TQFPおよび128 TQFP。
2. 適用
■の携帯用ビデオ レコーダー
■ MPEG/TVの転換
■ DSLの変復調装置
■ ATAインターフェイス
■のメモリ・カードの読者
■の遺産の転換装置
■のカメラ
■の走査器
■家PNA
■無線LAN
■のMP3プレーヤー
■のネットワーキング
3. 絶対最高評価
最高の評価を超過することは装置の有用な生命を損なうかもしれません。これらのユーザーの指針はテストされません。
保管温度...................................... – 65°Cへの+150°C
周囲温度との
力は(コマーシャル) ............................... 0°Cに+70°Cを供給しました
周囲温度との
力は(産業) ............................ – 40°Cをに+ 105°C供給しました
潜在性をひく供給電圧....................– 0.5Vへの+4.0V
入力Pin[15]へのDC入力の電圧................................ 5.25V
出力に適用されるDC電圧
VCCへの高いZの状態.......................................... – 0.5V + 0.5V
電力損失.......................................................... 300 MW
静電気放電の電圧................................................ >2000V
入力/出力の港ごとの最大出力の流れ、...................................... 10 mA
最大出力の流れ、すべての5つの入力/出力の港
(128個の-そして100ピン パッケージ) ............................................ 50 mA
4. 作動条件
TA (バイアスの下の周囲温度)
コマーシャル........................................................... 0°Cへの+70°C
TA (バイアスの下の周囲温度)
+105°Cへの産業........................................................... – 40°C
供給電圧................................................+3.00Vへの+3.60V
地上の電圧....................................................................... 0V
Fの発振器(発振器または水晶の頻度) ............ ± 24のMHzの10 PPM、
平行共鳴