

Add to Cart
8 Pin プログラム可能な IC は 8K バイトの AT89S52-24PU のマイクロ制御回路を欠きます
8K バイト内部システム プログラム可能なフラッシュが付いている AT89S52-24PU の 8ビット マイクロ制御回路
特徴
• MCS®-51Products と互換性がある
• 内部システム プログラム可能な (ISP) のフラッシュ・メモリ–持久力の 8K バイト: 1000/消去周期書いて下さい
• 5.5V 動作範囲への 4.0V
• 十分に静的な操作: 0 Hz から 33 の MHz
• 三準位プログラム記憶ロック
• 256 の x の 8ビット内部 RAM
• 32 のプログラム可能な入力/出力ライン
• 3 つの 16 ビットのタイマー/カウンター
• 8 つの割り込み源
• 双方向通信 UART の連続チャネル
• ローパワー遊んでい、パワー モード
• パワー モードからの割り込み回復
• ウォッチドッグ タイマー
• 二重データ ポインター
• パワー旗
• 速いプログラミングの時間
• 適用範囲が広い ISP のプログラミング(バイトおよびページ モード)
• 緑の(Pb/Halide なしの)包装の選択
1. 記述
AT89S52 は内部システム プログラム可能なフラッシュ・メモリの 8K バイトのローパワーの、高性能 CMOS の 8ビット マイクロ制御回路です。 装置は Atmel の高密度不揮発性メモリの技術を使用して製造された、業界標準 80C51 命令セットおよび pinout と互換性があります。 オン破片のフラッシュはプログラム記憶が慣習的な不揮発性メモリ プログラマーによってプログラムし直された内部システムまたは行うようにします。 単一破片の内部システム プログラム可能なフラッシュと多目的な 8ビット CPU を結合することによって、Atmel AT89S52 は多くの埋め込まれた制御適用に高適用範囲が広く、費用効果が大きい解決を提供する強力なマイクロ制御回路です。 AT89S52 は次の標準機能を提供します: フラッシュの 8K バイト、RAM の 256 バイト、32 の入力/出力ライン、ウォッチドッグ タイマー、2 つのデータ ポインター、3 つの 16 ビットのタイマー/カウンター、6 ベクトル二レベル割り込み建築、双方向通信のシリアル ポート、オン破片の発振器および時計の回路部品。 さらに、AT89S52 はゼロ頻度に操作のための静的な論理と設計され、2 つのソフトウェア選択可能な節電モードを支えます。 遊んでいるモードは作用し続けるように RAM、タイマー/カウンター、シリアル ポートおよび割込みシステムがしている間 CPU を停止します。 パワー モードは RAM の内容を救いますが、氷結は次の割り込みまたはハードウェア調整まで他の破片をすべて不具にする発振器作用します。
港 Pin | 互い違い機能 |
P1.0 | T2 (タイマー/反対の 2)の時計に入る外的な計算 |
P1.1 | T2EX (タイマー/反対の捕獲/リロードの制動機 2 台および方向制御) |
P1.5 | MOSI (内部システム プログラミングのために使用される) |
P1.6 | 味噌(内部システム プログラミングのために使用される) |
P1.7 | SCK (内部システム プログラミングのために使用される) |
EA ピンが GND に接続されればプログラム記憶は外的な記憶に、すべてのプログラム取出し指示されます。 AT89S52 で、EA が VCC に接続されれば、住所 0000H による 1FFFH へのプログラム取出しは内部メモリに指示され、住所 2000H による FFFFH への策略は外的な記憶にあります。
データ記憶は AT89S52 オン破片の RAM の 256 バイトを実行します。 上部の 128 バイトは特殊関数の記録に平行アドレス空間を占めます。 これは上部の 128 バイトに物理的に SFR スペースが SFR スペースとは別にであるのとが、同じ住所があることを意味します。 指示が内部位置の上記の住所 7FH にアクセスするとき、指示で使用されるアドレス・モードは CPU が RAM または SFR スペースの上部の 128 バイトにアクセスするかどうか指定します。 直接アドレス指定のアクセスを SFR スペース使用する指示。 例えば、次の直接アドレス指定の指示は(P2 である)で SFR に位置 0A0H アクセスします。 動き 0A0H の上部の 128 バイト間接アドレス指定のアクセスを RAM の使用する #data の指示。 例えば、R0 が 0A0H を含んでいる次の間接アドレスの指示は(住所が 0A0H である)よりもむしろ住所 0A0H でデータ バイトに、P2 アクセスします。 積み重なる動き @R0 の #data のノートは操作間接アドレス指定の例です、従ってデータ RAM の上部の 128 バイトは利用できますので積み重ねスペース。