
Add to Cart
SAK-TC233LP-32F200F TriCore™ -マイクロ制御回路IC 32ビット単心200MHz 2MB (2M x 8)抜け目がないPG-TQFP-100-23
データ用紙:SAK-TC233LP-32F200F
部門 | マイクロ制御回路 |
Mfr | インフィニオン・テクノロジーズ |
プロダクト状態 | 活動的 |
中心プロセッサ | TriCore |
コア サイズ | 32ビット単心 |
速度 | 200MHz |
結合性 | CANbus、FlexRay、LINbus、QSPI |
ペリフェラル | DMA、WDT |
入力/出力の数 | 78 |
プログラム記憶容量 | 2MB (2M x 8) |
プログラム記憶タイプ | フラッシュ |
EEPROMのサイズ | 128K X 8 |
RAMのサイズ | 192K X 8 |
電圧-供給(Vcc/Vdd) | 1.17V | 5.5V |
データ変換装置 | A/D 24x12b SAR |
発振器のタイプ | 外面 |
実用温度 | -40°C | 125°C (TA) |
タイプの取付け | 表面の台紙 |
パッケージ/場合 | 100-TQFPはパッドを露出した |
製造者装置パッケージ | PG-TQFP-100-23 |
基礎プロダクト数 | SAK-TC233 |
特徴:
TC23xの製品グループに次の特徴がある:
•1つのCPUの中心の高性能のマイクロ制御回路•力の有効なスカラーTriCore CPU (TC1.6E)、次の特徴を持っている:– TC1.6Pの2進符号の両立性–完全な温度較差の200のMHz操作まで– 184までKバイト データ スクラッチパッドRAM (DSPR) – 8 Kバイトまで指示のScratch-PadのRAM (PSPR)
– 8 Kバイトの指示の隠し場所(ICACHE)
– 4ラインはバッファー読み取り(DRB)を
•TC1.6EのためのLocksteppedの影の中心
•多数のオン破片の記憶
–すべての埋め込まれたNVMおよびSRAMは保護されるECCである
– 2 Mバイトまでプログラム フラッシュ・メモリ(PFLASH)
– EEPROMの模範化のために使用可能な128までKバイト データ フラッシュ・メモリ(DFLASH)
– 32 Kバイトの記憶(LMU)
– 512 Kバイトの記憶(EMEM)
– BootROM (BROM)
•安全なデータ転送を用いる16チャネルのDMAコントローラー
•複雑にされた割込みシステム(ECCは保護した)
•高性能のオン破片バス構造
–バス マスター、CPUおよび記憶間の並列アクセスを速く与える64ビットの十字棒結合(SRI)
–オン破片の周辺および機能ユニットのための32ビット システム周辺バス(SPB)
– 1つのバス橋(SFI橋)
•ある変形の(下記参照)の任意ハードウェア保証モジュール(HSM)
•安全モニター警報を扱う安全管理の単位(SMU)
•ECC、記憶初期設定およびMBIST機能(MTU)の記憶テスト単位
•デジタル入力/出力の点検のためのハードウェア入力/出力のモニター(IOM)
•多目的なオン破片の周辺単位
–非同期2/ハードウェア林サポート(V1.3、V2.0、V2.1およびJ2602)が付いている同期連続チャネル(ASCLIN) 50までMBaud
–マスターが付いている4つの列を作らせられたSPIのインターフェイス チャネル(QSPI)および50のMbit/sまでの奴隷の機能
– 3CANノード先入れ先出し法の緩衝および出入口データtransfeによってデータ処理高性能のためのそれぞれおよび128の自由で指定可能なメッセージの目的が付いている2 MultiCAN+モジュール
r –センサーへの関係のための4つの単一の端の少量伝達(送られる)チャネル
– 2つのチャネル(E光線)が付いているFlexRayTM 1つのモジュール支持V2.1
–強力な一組の自治および複雑な入出力管理を実現するためにディジタル信号のろ過およびタイマーの機能性を提供する1つの一般的なタイマー モジュール(GTM)
– 1つの捕獲は/6モジュール比較する(2つの穀粒CCU60およびCCU61)を
– 1つの一般目的12のタイマーの単位(GPT120)
– RMIIおよびMIIのIEEE802.3イーサネットMACインターフェイス(ETH)
•多目的な逐次比較ADC (VADC)
– 4つの独立したADCの穀粒の集り
– 0ボルトからの5.5V (ADCの供給)への入れられた電圧範囲
•デジタル プログラム可能な入力/出力の港
•オン破片はOCDSのレベル1のためのサポートをデバッグする(CPU、破片バスのDMA、)
•4/五線式JTAG (IEEE 1149.1)またはDAP (装置アクセス ポート)インターフェイス
•力の管理システムおよびオン破片の調整装置
•システムPLLおよびFlexray PLLが付いているクロック発振の単位
•埋め込まれた電圧安定器
データ映像: