一般的な説明
64MbのSDRAMは高速 CMOSで,動的ランダムアクセスメモリで,67MBのSDRAMを搭載しています.108,864ビット.内部は同期インターフェース (すべての信号はクロック信号の正端,CLKに登録される) を備えた四つの銀行DRAMとして構成されています.7772億480行×256列×32ビットに分けています.
SDRAMへの読み書きアクセスはバースト指向で,アクセスは選択した位置から始まり,プログラムされた順序でプログラムされた数々の位置で継続する.アクセスは ACTIVE コマンドの登録から始まります,その後 READ または WRITE コマンドが続く. ACTIVE コマンドと一致して登録されたアドレスビットは,アクセスされる銀行と行を選択するために使用されます (BA0,BA1,A0-A10 行を選択). READ または WRITE コマンドと一致して登録されたアドレスビットは,バーストアクセスのための開始列位置を選択するために使用されます.
特徴
• PC100 機能
• 完全同期; すべての信号はシステムクロックの正端に記録されます
• 内部パイプライン操作; コラムの住所は毎週クロックサイクルで変更できます
• 隠し列へのアクセス/予備充電のための内部バンク
・ プログラム できる 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音
• 自動 プレチャージ,コンカラント 自動 プレチャージ,自動 更新 モード を 含む
• 自動 更新 モード
• 64ms 4,096サイクルリフレッシュ (15.6μs/row)
LVTTL対応の入力と出力
単一の +3.3V ±0.3V 電源
• 1, 2, 3 の CAS レイテンシー を サポート する