一般説明
256MbのSDRAMは高速 CMOSで 268MBのダイナミックランダムアクセスメモリです435,456ビット.内部は同期インターフェイス (すべての信号はクロック信号の正端,CLKに登録される) のクアッドバンクDRAMとして構成されています. x4 ′′ の各 67,108x8 位銀行は 8192行 × 2048列 × 4ビットに分かれています.108x16 位67, x16 位67, x16 位67, x16 位67, x16 位67, x16 位67, x16 位67, x16 位67, x16 位67, x16 位67, x16 位67, x16 位67, x16 位67, x16 位67, x16 位67, x16 位67, x16 位67, x16 位67, x16 位67, x16 位67, x16 位67, x16 位67, x16 位67, x16 位67, x16 位67, x16 位67, x16 位67, x16 位67, x16 位67, x16 位67, x16 位67, x16 位67, x16 位67, x16 位67, x16 位67, x16 位67, x16 位67, x16 位67, x16 位67, x16 位67, x16 位67, x16 位67, x16 1088192行 × 512列 × 16ビットに分けています.
特徴
• PC100 と PC133 に適合する
• 完全同期; すべての信号はシステムクロックの正端に記録されます
• 内部パイプライン操作; コラムの住所は毎週クロックサイクルで変更できます
• 隠し列へのアクセス/予備充電のための内部バンク
・ プログラム できる 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音 音
• 自動予充電,同時自動予充電と自動リフレッシュモードを含む
• 自動更新モード
• 64ms 8,192サイクル更新
LVTTL対応の入力と出力
単一の +3.3V ±0.3V 電源