PSoCの機能概要
PSoCファミリーは,多くのオンチップコントローラデバイスで構成されている.これらのデバイスは,複数の伝統的なMCUベースのシステムコンポーネントを低コストのシングルチッププログラム可能なデバイスで置き換えるために設計されている.PSoCデバイスには,アナログとデジタルロジックの構成可能なブロックが含まれます.このアーキテクチャにより,ユーザーは個々のアプリケーションの要件に合わせてカスタマイズされた周辺端末の構成を作成することができます.速いCPU,フラッシュプログラムメモリ,SRAMデータメモリ,設定可能なI/Oは,便利なピノートとパッケージの範囲に含まれています.
特徴
■ ハーバード 建築 プロセッサ:
M8C プロセッサ 24 MHz までの速度
8x8 を掛け,32 ビット 蓄積
低電力で高速で
3Vから5.25Vの稼働電圧
工業用温度範囲: -40°Cから+85°C
■高度な周辺機器 (PSoC®ブロック)
6つのアナログタイプ EPSoCブロックは:
• 8 ビット ADC 単一または二重
• 比較器 (最大4つ)
デジタルPSoCブロックを最大8つまで:
• 8 から 32 ビット の タイマー,カウンター,PWM
• タイマーとPWMの"ショット,マルチショットモードサポート
デジタルブロックでデッドバンドをサポートするPWM
• シフト レジスタ,CRC,PRS モジュール
• フル デュプレックス UART
●複数のSPIマスターまたはスレーブ,変数データ長サポート: 8 から 16 ビット
• すべての GPIO ピンに接続できます
ブロックを組み合わせた複雑な周辺機器
FSK検出のためのシフト機能サポート
強力な同期機能サポート. アナログモジュール操作はデジタルブロックまたは外部信号によって同期することができます.
■ 組み込み制御のために最適化されたサンプルと保持装置の高速10ビットSARADC
■ 精度,プログラム可能なクロッキング:
内部 ± 5% 24/48 MHz オシレーター 工業温度帯
高精度 24 MHz オプション 32 kHz クリスタルとPLL
任意の外部オシレーター,最大24 MHz
ウォッチドッグと睡眠のための内部/外部オシレーター
■ 柔軟なオン・チップメモリ:
16K バイトまで フラッシュ プログラム ストレージ 5万 消去/書き込み サイクル
1K バイトまでの SRAM データ ストレージ
システム内シリアルプログラミング (ISSP)
部分的なフラッシュ更新
柔軟な保護方式
フレッシュでEEPROMエミュレーション
■ CapSense® リソースの最適化:
2つのIDACは,外部電阻を交換するために640μAまでの電源電流をサポートします.
CapSense の 2 つの専用クロックリソース:
"CSD_CLK: 1/2/4/8/16/32/128/256 SYSCLKから派生した"
CNT_CLK: 1/2/4/8 CSD_CLKから派生
CapSense スキャン用の専用16ビットタイマー/カウンター
2つのCSDチャネルをサポートする
■ プログラム可能なピン構成:
25mA シンク,すべてのGPIOの10mAソース
すべてのGPIOで上,下,High Z,Strong,またはOpen Drainドライブモードを引っ張る
GPIO で最大 38 の アナログ 入力
設定可能なすべての GPIO の中断
■ システム資源の追加:
I2CTM スレーブ,マスター,マルチマスター 400kHz
ハードウェアアドレッシング機能をサポート
監視犬 と 睡眠 時計
ユーザー設定可能な低電圧検出
統合監査回路
チップ上の精密電圧参照
デジタル・ペリファリ・ロジックへのRTCブロックをサポート