XC6VSX315T-L1FFG1759I IC FPGA FCBGA-1759 Virtex-6 720入力/出力
製品特質 |
属性値 |
|
Xilinx |
|
FPGA -システム内プログラム可能なゲート・アレー |
|
Virtex-6 |
|
314880 |
|
720入力/出力 |
|
1ボルト |
|
- 40 C |
|
+ 100 C |
|
SMD/SMT |
|
FCBGA-1759 |
データ転送速度: |
6.6 Gb/s |
シリーズ: |
XC6VSX315T |
ブランド: |
Xilinx |
分散RAM: |
5090 kbit |
埋め込まれたブロックのRAM - EBR: |
25344 kbit |
最高の動作周波数: |
1600のMHz |
敏感な湿気: |
はい |
トランシーバーの数: |
24のトランシーバー |
製品タイプ: |
FPGA -システム内プログラム可能なゲート・アレー |
工場パックの量: |
1 |
下位範疇: |
プログラム可能な論理IC |
商号: |
Virtex |
Virtex-6 FPGAの特徴の概要
•3つのsub-families:
•Virtex-6 LXT FPGAs:高度の連続結合性の高性能論理
•Virtex-6 SXT FPGAs:高度の連続結合性の最も高い信号処理の機能
•Virtex-6 HXT FPGAs:最も高い帯域幅の連続結合性
•sub-familiesを渡る両立性
•LXTおよびSXT装置は同じパッケージで互換性がある足跡である
•高度の、高性能FPGAの論理
•実質の6入力参照用テーブル(LUT)の技術
•二重LUT5 (5入力LUT)選択
•豊富な記録の組合せを要求する適用のためのLUT/dualのフリップフロップの組
•改良される効率を導く
•(64ビットまたは32ビット2) 6入力LUTごとのLUTのRAMの選択を配った
•レジスタ出力機構の選択のSRL32/dual SRL16
•強力なミックス モードの時計マネージャー(MMCM)
•MMCMブロックはゼロ遅れの緩衝、頻度、inputjitter移る統合、ろ過する時計段階および段階一致させた時計部を提供する
•36 KbのブロックRAM/FIFOs
•デュアル ポートのRAMのブロック
•プログラム可能
- デュアル ポートの幅36ビットまで
- 簡単なデュアル ポートの幅72ビットまで
•高められたプログラム可能な先入れ先出し法の論理
•作り付けの任意エラー修正回路部品
•オプションで2つの独立した18のKbのブロックとして各ブロックを使用しなさい
