XC5VLX50-2FF1153I IC FPGA FBGA-1153 560入力/出力Virtex-5
製品特質 |
属性値 |
|
Xilinx |
|
FPGA -システム内プログラム可能なゲート・アレー |
|
Virtex-5 |
|
560入力/出力 |
|
1ボルト |
|
- 40 C |
|
+ 100 C |
|
SMD/SMT |
|
FBGA-1153 |
シリーズ: |
XC5VLX50 |
ブランド: |
Xilinx |
分散RAM: |
480 kbit |
埋め込まれたブロックのRAM - EBR: |
1728のkbit |
最高の動作周波数: |
550のMHz |
敏感な湿気: |
はい |
製品タイプ: |
FPGA -システム内プログラム可能なゲート・アレー |
工場パックの量: |
1 |
下位範疇: |
プログラム可能な論理IC |
商号: |
Virtex |
Virtex-5 FPGAの特徴の概要
•すべての装置のシステム・モニタリングの機能
−のオン破片/Off-chip熱監視
−のオン破片/Off-chip電源の監視
すべての監視された量への− JTAGのアクセス
•PCIの明白な設計のための統合された終点のブロック
− LXT、SXT、TXTおよびFXTのプラットホーム
PCIの明白な基礎指定1.1と迎合的な−
−のブロックごとのx1、x4、またはx8車線サポート
RocketIO™のトランシーバーと共の−の仕事
•三モード10/100/1000 Mb/sイーサネット レインコート
− LXT、SXT、TXTおよびFXTのプラットホーム
−のRocketIOのトランシーバーはPHYとして使用することができたりまたは外的なPHYに多くの柔らかいMII (媒体の独立したインターフェイス)選択を使用して接続する
•RocketIO GTPのトランシーバー100 Mb/sから3.75 Gb/s
− LXTおよびSXTのプラットホーム
•RocketIO GTXのトランシーバー
•高度DSP48Eの切れ
− 25 x 18のtwoの補足物、乗法
−の任意加算機、減数および蓄積装置
−の任意パイプライニング
−の任意ビットごとに論理的な機能性
−の熱心なカスケード接続
•柔軟な設定の選択
− SPIおよび平行抜け目がないインターフェイス
熱心な後退再構成論理の−の複数のビットストリーム サポート
−自動バス幅の検出の機能
