
Add to Cart
EP2S60F1020I4N ALTERA FPGAの破片FBGA-1020 718入力/出力Stratix II
製品特質 | 属性値 |
---|---|
Intel | |
FPGA -システム内プログラム可能なゲート・アレー | |
Stratix II | |
60440 | |
3022 | |
718入力/出力 | |
1.2 V | |
- 40 C | |
+ 85 C | |
SMD/SMT | |
FBGA-1020 | |
皿 | |
シリーズ: | Stratix II EP2S60 |
ブランド: | Intel/Altera |
敏感な湿気: | はい |
作動の供給の流れ: | 500 mA |
製品タイプ: | FPGA -システム内プログラム可能なゲート・アレー |
工場パックの量: | 24 |
下位範疇: | プログラム可能な論理IC |
総記憶: | 2544192ビット |
商号: | Stratix II |
部分#別名: | 973068 |
Stratix® II装置は注文の論理を実行するために二次元の列およびコラム ベースの建築を含んでいる。一連のコラムおよび列
さまざまな長さの相互に連結し、速度は論理配列のブロック(実験室)の間で信号を相互に連結する、メモリ ブロックの構造(M512 RAM提供する、
M4K RAMおよびM-RAMのブロック)、およびデジタル信号処理の(DSP)ブロック。
各実験室は8つの適応性がある論理モジュール(施し)から成っている。ALMは論理の提供のStratix II装置家族の基礎部品構造である
ユーザーの論理関数の有効な実施。実験室は装置を渡る列そしてコラムに分かれる。
M512 RAMのブロックは同等(576ビット)と512ビットが付いている簡単なデュアル ポートのメモリ ブロックである。これらのブロックは熱心で簡単なデュアル ポートをまたは提供する
500までのMHzで広い18ビットまでの単一港の記憶。M512ブロックはある特定の実験室の間の装置を渡るコラムに分かれる。