EP1AGX60EF1152C6Nのシステム内プログラム可能なゲート・アレーArria GX
製品特質 |
属性値 |
|
Intel |
|
FPGA -システム内プログラム可能なゲート・アレー |
|
Arria GX |
|
60100 |
|
3005 |
|
514入力/出力 |
|
1.15 Vから1.25ボルト |
|
0 C |
|
+ 70 C |
|
SMD/SMT |
|
FBGA-1152 |
|
皿 |
データ転送速度: |
600 Mb/sから3.125 Gb/s |
シリーズ: |
Arria GX EP1AGX60 |
ブランド: |
Intel/Altera |
最高の動作周波数: |
622.08 MHz |
敏感な湿気: |
はい |
トランシーバーの数: |
12トランシーバー |
作動の供給の流れ: |
500 mA |
製品タイプ: |
FPGA -システム内プログラム可能なゲート・アレー |
工場パックの量: |
24 |
下位範疇: |
プログラム可能な論理IC |
総記憶: |
2528640ビット |
商号: |
Arria |
部分#別名: |
966608 |
単位重量: |
0.557329 oz |
Arria GX装置の主要特点は下記のものを含んでいる:
■熱い差込またはホット スワップのための熱いsocketing特徴および外部デバイスの使用のない電源逐次開閉機構サポート
■管、XAUI、ギガビットのイーサネット、連続デジタル・インターフェイス(SDI)、および連続RapidIOと迎合的である専用されていた回路部品
■8B/10Bエンコーダー/デコーダーは8ビット解読に10ビット符号化および10ビットに8ビットを行う
■段階の補償先入れ先出し法の緩衝はトランシーバーのブロックと論理配列間の時計の範囲翻訳を行う
■XAUIと迎合的なチャネルのアライナ
■性能の本当のデュアル ポートの記憶そして先入れ/先出し最初の(先入れ先出し法)緩衝を実行する3つのRAMのブロック サイズから成っているTriMatrixの記憶380までのMHz
■装置ごとの32までの地方時計ネットワークが付いている16までの全体的な時計ネットワーク
装置のArria® GXの系列は信頼できる実装技術および証明された論理配列と3.125 Gbpsの連続トランシーバーを結合する。Arria GX装置は4つから12の高速トランシーバー チャネル、各々の組み込む時計データ回復(司令官)技術を含み、基本モードを使用して専有の、連続ベースのIPを開発する機能と共にPCI明白な、ギガビットのイーサネット、SDI、SerialLite II、XAUIおよびRapidIOの連続議定書を、支えるように設計されているSERDESの回路部品を埋め込んだ。トランシーバーはStratix® II GX家族の成功に造る。Arria GX FPGAの技術は性能の右のこれらの主流の議定書を支えるのに必要とされるレベルおよび確実性の1.2-V論理配列を提供する。
