5SGSMD3H2F35I3Nシステム内プログラム可能なゲート・アレーStratix V GS
製品特質 |
属性値 |
|
Intel |
|
FPGA -システム内プログラム可能なゲート・アレー |
|
Stratix V GS |
|
236000 |
|
89000 |
|
432入力/出力 |
|
900 mV |
|
- 40 C |
|
+ 85 C |
|
SMD/SMT |
|
FBGA-1152 |
|
皿 |
データ転送速度: |
14.1 Gb/s |
シリーズ: |
Stratix V GS 5SGSD3 |
ブランド: |
Intel/Altera |
埋め込まれたブロックのRAM - EBR: |
2.72 Mbit |
敏感な湿気: |
はい |
トランシーバーの数: |
24のトランシーバー |
製品タイプ: |
FPGA -システム内プログラム可能なゲート・アレー |
工場パックの量: |
24 |
下位範疇: |
プログラム可能な論理IC |
総記憶: |
15.72 Mbit |
商号: |
Stratix V FPGA |
部分#別名: |
965769 |
Stratix Vは概要を特色にする•28 nm TSMCの加工技術
•連続および平行抜け目がないインターフェイス
•高められた高度の暗号化の標準(AES)の設計セキュリティ機能
•タンパーの保護
•部分的な、動的再構成•議定書(CvP)による構成
•新しい原産27x27はモードを増加する
•シストリック有限なインパルス応答(もみ)のための64ビット蓄積装置そして滝
•埋め込まれた内部係数の記憶
•同一のパッケージの足跡の多数装置密度は異なるFPGA密度の間の継ぎ目が無い移動を可能にする
•コンデンサーを減結合するオン パッケージと包むFBGA
•鉛およびRoHS迎合的な無鉛選択
•未使用の時計ネットワークは動的力を減らすために動力を与えることができる
•ギガビットのイーサネット(GbE)およびXAUI PCS
•10GイーサネットPCS
•連続RapidIO® (SRIO) PCS
•共通の公共ラジオ放送インターフェイス(CPRI) PCS
•ギガビットの受動の光学ネットワーキング(GPON) PCS
•プログラム可能な力の技術
•Quartus II統合されたPowerPlay力の分析
