EP2S130F1508C3Nの産業電子部品Stratix II
製品特質 |
属性値 |
|
Intel |
|
FPGA -システム内プログラム可能なゲート・アレー |
|
Stratix II |
|
132540 |
|
6627 |
|
1126の入力/出力 |
|
1.2 V |
|
0 C |
|
+ 70 C |
|
SMD/SMT |
|
FBGA-1508 |
|
皿 |
シリーズ: |
Stratix II EP2S130 |
ブランド: |
Intel/Altera |
敏感な湿気: |
はい |
作動の供給の流れ: |
820 mA |
製品タイプ: |
FPGA -システム内プログラム可能なゲート・アレー |
工場パックの量: |
21 |
下位範疇: |
プログラム可能な論理IC |
総記憶: |
6747840ビット |
商号: |
Stratix II |
部分#別名: |
967191 |
Stratix II家族は次の特徴を提供する:
■熱心な差動および片端接地入力/出力の緩衝
■64ビット3.3-V承諾66 MHzのPCIの
■64ビット3.3-V承諾133 MHzのPCI-X 1.0の
■共同テスト アクション・グループ(JTAG)境界スキャン テスト(BST)サポート
■オン破片の運転者シリーズ終了
■オン破片の平行の終了
■差動標準のためのオン破片の終了
■構成の間のプログラム可能な懸垂
各Stratix II装置入力/出力ピンは装置の周囲のまわりの実験室の列そしてコラムの端に取付けられる入力/出力の要素(IOE)によって与えられる。
入力/出力ピンは多数の片端接地および差動入力/出力の標準を支える。各IOEは二方向入力/出力の緩衝そして6つの記録をのための含んでいる
入力を、出力登録する、および信号を出力可能にするため。熱心な時計によって使用されたとき、これらの記録は例外的な性能を提供する
DDRおよびDDR2 SDRAM、RLDRAM II、およびQDR II SRAM装置のような外的なメモリ素子、記憶装置が付いているインターフェイス サポート。高速連続
LVDSまたはHyperTransportTMの技術入力/出力を使用して1までGbpsの動的段階の直線(DPA)サポート データ転送を用いるインターフェイス チャネル
標準。
