
Add to Cart
特徴
シリアル構成デバイスは次の機能を提供します。
■ シリアルにコンフィギュレーションする 1、4、16、64、および 128 M ビットのフラッシュ メモリ デバイス
Arria® シリーズ、Cyclone® シリーズ、Stratix® シリーズを除くすべてのデバイス ファミリ
Stratix デバイス ファミリ、およびアクティブ シリアル (AS) コンフィギュレーション スキームを使用する FPGA
■使いやすい4ピンインターフェース
■ 低コスト、少ピン、不揮発性メモリ
■ コンフィギュレーション中の低電流とほぼゼロのスタンバイ モード電流
■ 2.7V~3.6V動作
■ EPCS1 および EPCS4 は 8 ピンの小型アウトライン集積回路 (SOIC) で利用可能
パッケージ。EPCS16 は 8 ピンまたは 16 ピン SOIC パッケージで入手可能です。EPCS64と
EPCS128 は 16 ピン SOIC パッケージで入手可能
■ Nios® プロセッサが AS メモリを介して未使用のフラッシュ メモリにアクセスできるようにします。
インターフェース
■ 100,000 回を超える消去/プログラムサイクルを備えた再プログラム可能なメモリ
■ ステータス レジスタ ビットを使用したメモリ セクタの書き込み保護のサポート
■ SRunner ソフトウェアドライバーによるインシステムプログラミングのサポート
■ USB Blaster™、EthernetBlaster、または
ByteBlaster™ II ダウンロード ケーブル
■ Altera® プログラミング・ユニット (APU) による追加のプログラミング・サポート
BP Microsystems、System General などのプログラミング ハードウェア
ベンダー
■ メモリ アレイは消去された状態で出荷されます (すべてのビットが 1 に設定されています)。
→本書で使用する「シリアルコンフィギュレーションデバイス」という用語は、Altera EPCS1、EPCS4、
EPCS16、EPCS64、および EPCS128。
機能の説明
アクティブなシリアル構成、構成データをサポートする SRAM ベースのデバイスの場合
デバイスの電源投入時、システムの再構成時、または次の場合に毎回リロードする必要があります。
新しい構成データが必要です。シリアル構成デバイスはフラッシュメモリです
FPGA デバイスのコンフィギュレーション データを保存できるシリアル インターフェイスを備えたデバイス。
アクティブなシリアル構成をサポートし、電源投入時にデータをデバイスにリロードします
または再構成。
シリアル構成デバイスのブロック図