
Add to Cart
EZ-USB FX2LP™ USBのマイクロ制御回路高速USBの周辺コントローラー
CY7C68013A、CY7C68014A、CY7C68015A、CY7C68016A
1. 特徴(CY7C68013A/14A/15A/16A)
■証明される高速USB 2.0 USB (TID # 40460272)
■単一の破片はUSB 2.0のトランシーバー、スマートなSIEを統合し、8051マイクロプロセッサを高めた
■適合、FX2と互換性がある形態および機能
互換性がある❐ Pin
❐は互換性があるオブジェクト コードを
互換性がある❐機能的に(FX2LPは上位セットはである)
■超低い力:ICCモードの以上85 mA無し
バスおよび電池式の適用のための❐の理想
■ソフトウェア:8051のコード操業からの:
USBを通してダウンロードされる❐の内部RAM、
EEPROMから荷を積まれる❐の内部RAM、
❐の外的なメモリ素子、記憶装置(128のピン パッケージ)
■オン破片コード/データRAMの16 Kバイト
■4プログラム可能な大きさ、割り込みおよび等間隔の終点
❐の緩衝の選択:二重、三重、およびクォード
■付加的でプログラム可能な(BULK/INTERRUPT) 64バイトの終点
■8ビットか16ビットの外部データインターフェイス
■スマートな媒体標準的なECCの生成
■GPIF (概要のプログラム可能なインターフェイス)
❐はほとんどのパラレル インターフェイスへのダイレクト接続を可能にする
❐のプログラム可能な波形のディスクリプターおよび波形を定義する構成記録
❐は多数を用意する(RDY)入力および制御(CTL)出力を支える
■統合された、業界標準の高められた8051
❐ 48のMHz、24のMHz、または12のMHz CPU操作
命令サイクルごとの❐ 4の時計
❐ 2 USARTs
❐ 3のカウンター/タイマー
❐によって拡大される割込みシステム
❐ 2データ ポインター
■5V耐久性がある入力との3.3V操作
■方向を変えられたUSB割り込みおよびGPIF/FIFO割り込み
■制御移行の組み立ておよびデータ部分のための別々のデータの緩衝
■統合されたI2Cのコントローラー、100つか400のkHzの操業
■4統合されたFIFOs
❐は接着剤の論理およびFIFOsのより低いシステム費用を統合した
16ビット バスに出入する❐の自動転換
❐のマスターか奴隷操作
❐は外的な時計か非同期ストロボを使用する
ASICおよびDSP ICへの❐の容易なインターフェイス
■商業および産業温度の等級(VFBGAを除くすべてのパッケージ)で利用できる
論理のブロック ダイヤグラム
1.1特徴(唯一のCY7C68013A/14A)
■CY7C68014A:電池式の適用のための理想
❐は現在を中断する:100 μA (タイプ)
■CY7C68013A:非電池式の適用のための理想
❐は現在を中断する:300 μA (タイプ)
■40までGPIOsの5個のPbなしのパッケージで利用できる
❐ 128ピンTQFP (40 GPIOs)、100ピンTQFP (40 GPIOs)、56ピンQFN (24 GPIOs)、
56ピンSSOP (24 GPIOs)、および56ピンVFBGA (24 GPIOs)
1.2特徴(唯一のCY7C68015A/16A)
■CY7C68016A:電池式の適用のための理想
❐は現在を中断する:100 μA (タイプ)
■CY7C68015A:非電池式の適用のための理想
❐は現在を中断する:300 μA (タイプ)
■Pbなしの56ピンQFNパッケージ(26 GPIOs)で利用できる
❐ 2 CY7C68013A/14Aよりより多くのGPIOs同じ足跡の付加的な特徴を可能にする
CypressのEZ-USB FX2LP™ (CY7C68013A/14A)は非常に統合されてEZ-USB FX2™ (CY7C68013)の低い電力版、低い電力USB 2.0のマイクロ制御回路である。単一の破片のUSB 2.0のトランシーバー、シリアル・インタフェース エンジン(SIE)、高められた8051マイクロ制御回路およびプログラマブル周辺インターフェースの統合によって、
Cypressはバスを可能にする低い電力を優秀なタイムに市場の利点に動力を与えた適用に与える費用効果が大きい解決を作成した。
56 VFBGA (5つのmm x 5つのmm)小さいパッケージでまだ安価8051のマイクロ制御回路を使用している間毎秒53 Mバイト以上のデータ転送率のFX2LPの結果の独創的な建築、最大許容USB 2.0の帯域幅。それがUSB 2.0のトランシーバーを組み込むので、FX2LPは経済的であり、USB 2.0 SIEか外的なトランシーバーの実施より小さい足跡の解決を提供する。USB 1.1およびハードウェアの2.0の最もEZ-USB FX2LP、CypressスマートなSIEのハンドルを使って議定書、アプリケーション特有の機能のための埋め込まれたマイクロ制御回路を放し、USBの両立性を保障する開発時間を減らす。
一般的でプログラム可能なインターフェイス(GPIF)およびマスター・スレーブ終点先入れ先出し法(8ビットか16ビットのデータ・バス)はATA、ユートピア、EPP、PCMCIAおよびほとんどのDSP/processorsのような普及したインターフェイスに容易な、gluelessインターフェイスを提供する。
FX2LPはFX2 (CY7C68013)よりより少なく現在を引いたり、二重オン破片コード/データRAMがあり、56、100、および128ピンと互換性がある適合、形態および機能FX2である。
5個のパッケージは家族のために定義される:56VFBGA、56 SSOP、56 QFN、100 TQFPおよび128 TQFP。
2. 適用
■携帯用ビデオ レコーダー
■MPEG/TVの転換
■DSLの変復調装置
■ATAインターフェイス
■メモリ・カードの読者
■遺産の転換装置
■カメラ
■走査器
■家PNA
■無線LAN
■MP3プレーヤー
■ネットワーキング
3. 絶対最高評価
最高の評価を超過することは装置の有用な生命を損なうかもしれない。これらのユーザーの指針はテストされない。
保管温度...................................... – 65°Cへの+150°C
周囲温度との
+70°Cへの力によって供給される(商業) ............................... 0°C
周囲温度との
力によって供給される(産業) ............................ – 40°Cへの+ 105°C
潜在性をひく供給電圧....................– 0.5Vへの+4.0V
あらゆる入れられたPin [15]に電圧を................................ 5.25V DC入力
出力に適用されるDC電圧
VCCへの高いZの状態.......................................... – 0.5V + 0.5V
電力損失.......................................................... 300 MW
静電気放電の電圧................................................ >2000V
入力/出力の港ごとの最大出力の流れ、...................................... 10 mA
最大出力の流れ、すべての5つの入力/出力の港
(128個の-そして100ピン パッケージ) ............................................ 50 mA
4. 作動条件
TA (バイアスの下の周囲温度)
コマーシャル........................................................... 0°Cへの+70°C
TA (バイアスの下の周囲温度)
+105°Cへの産業........................................................... – 40°C
供給電圧................................................+3.00Vへの+3.60V
地上の電圧....................................................................... 0V
FOSC (発振器か水晶頻度) ............ ± 24のMHzの10 PPM、
平行共鳴