
Add to Cart
CY7C68013A/CY7C68014A
CY7C68015A/CY7C68016A
EZ-USB FX2LP™ USBのマイクロ制御回路
1.0特徴(CY7C68013A/14A/15A/16A)
•証明されるUSB 2.0-USB-IFの高速(TID # 40440111)
•単一チップ統合されたUSB 2.0のトランシーバー、スマートなSIEおよび高められた8051マイクロプロセッサ
•FX2と互換性がある適合、形態および機能
—Pin互換性がある
—目的コード互換性がある
—機能互換性がある(FX2LPは上位セットはである)
•超低い力:ICCモードの以上85 mA
—バスおよび電池式の適用のための理想
•ソフトウェア:8051のコード操業からの:
—USBでダウンロードされる内部RAM、
—EEPROMから荷を積まれる内部RAM、
—外的なメモリ素子、記憶装置(128のピン パッケージ)
•オン破片コード/データRAMの16 Kバイト
•4つのプログラム可能なBULK/INTERRUPT/ISOCHRONOUSの終点
—緩衝剤処理の選択:二重、三重、およびクォード
•付加的でプログラム可能な(BULK/INTERRUPT) 64バイトの終点
•8 -または16ビットの外部データインターフェイス
•スマートな媒体標準的なECCの生成
•GPIF (概要のプログラム可能なインターフェイス)
—ほとんどのパラレル インターフェイスへのダイレクト接続を許可する
—プログラム可能な波形のディスクリプターおよび波形を定義する構成記録
—(RDY)入力および制御(CTL)出力を用意する多数サポートは
• 統合された、業界標準の高められた8051
—48 MHz、24 MHz、または12 MHz CPU操作
—命令サイクルごとの4個の時計
—2 USARTS
—3つのカウンター/タイマー
—拡大された割込みシステム
—2つのデータ ポインター
•5V耐久性がある入力との3.3V操作
•方向を変えられたUSB割り込みおよびGPIF/FIFO割り込み
•制御移行の組み立ておよびデータ部分のための別々のデータの緩衝
•統合されたI2 Cのコントローラーは100つか400のkHzで、動く
•4統合されたFIFOs
—FIFOsの統合された接着剤の論理およびより低いシステム費用
—16ビット バスに出入する自動転換
—マスターか奴隷操作
—外的な時計か非同期ストロボを使用する
—ASICおよびDSP ICへの容易なインターフェイス
1.1特徴(唯一のCY7C68013A/14A)
•CY7C68014A:電池式の適用のための理想
—現在を中断しなさい:100 µA (タイプ)
•CY7C68013A:非電池のための理想は適用に動力を与えた
—現在を中断しなさい:300 µA (タイプ)
•40までGPIOsの4個の無鉛パッケージで利用できる
—128ピンTQFP (40 GPIOs)、100ピンTQFP (40 GPIOs)、56ピンQFN (24 GPIOs)および56ピンSSOP (24 GPIOs)
1.2特徴(唯一のCY7C68015A/16A)
•CY7C68016A:電池式の適用のための理想
—現在を中断しなさい:100 µA (タイプ)
•CY7C68015A:非電池のための理想は適用に動力を与えた
—現在を中断しなさい:300 µA (タイプ)
•無鉛56ピンQFNパッケージ(26 GPIOs)で利用できる
—2 CY7C68013A/14Aよりより多くのGPIOs同じ足跡の付加的な特徴を可能にする
Cypress Semiconductor Corporation's (Cypress) EZ-USB FX2LPTM (CY7C68013A/14A)は非常に統合されてEZ-USB FX2TM (CY7C68013)のローパワー版、ローパワーUSB 2.0のマイクロ制御回路である。USB 2.0のトランシーバーの統合によって、シリアル・インタフェース エンジン(SIE)、単一の破片、Cypressの高められた8051マイクロ制御回路およびプログラマブル周辺インターフェースはバスを可能にする低い電力を優秀なタイムに市場の利点に動力を与えた適用に与える非常に費用効果が大きい解決を作成した。
56 QFN小さいパッケージでまだ低価格の8051マイクロ制御回路を使用している間毎秒53 Mバイト以上のデータ転送率のFX2LPの結果の独創的な建築、最大許容USB 2.0の帯域幅。それがUSB 2.0のトランシーバーを組み込むので、FX2LPは経済的であり、USB 2.0 SIEか外的なトランシーバーの実施より小さい足跡の解決を提供する。USB 1.1およびハードウェアの2.0の最もEZ-USB FX2LP、CypressスマートなSIEのハンドルを使って議定書、アプリケーション特有の機能のための埋め込まれたマイクロ制御回路を放し、USBの両立性を保障する開発時間を減らす。
一般的でプログラム可能なインターフェイス(GPIF)およびマスター・スレーブ終点先入れ先出し法(8 ATA、ユートピア、EPP、PCMCIAおよびほとんどのDSP/processorsのような普及したインターフェイスに-または16ビットのデータ・バス)は容易な、gluelessインターフェイスを提供する。
FX2LPはFX2 (CY7C68013)よりかなりより少なく現在を引いたり、二重オン破片コード/データRAMがあり、56-、100、および128と、互換性がある形態および機能-ピンFX2合う。
4個のパッケージは家族のために定義される:56 SSOP、56 QFN、100 TQFPおよび128 TQFP。
2.0適用
•携帯用ビデオ レコーダー
•MPEG/TVの転換
•DSLの変復調装置
•ATAインターフェイス
•メモリ・カードの読者
•遺産の転換装置
•カメラ
•走査器
•家PNA
•無線LAN
•MP3プレーヤー
•ネットワーキング
絶対最高評価
保管温度........................................................................................... – 65°Cへの+150°C
+70°Cへの力によって供給される.................................................................. 0°Cの周囲温度
潜在性........................................................................... – 0.5Vに+4.0Vをひく供給電圧
あらゆる入れられたPin ........................................................................................... 5.25Vに電圧をDC入力
高いZ Stの出力に適用されるDC電圧......................................................– VCCへの0.5V + 0.5V
電力損失................................................................................................................ 300 MW
静電気放電の電圧..................................................................................................... > 2000V
入力/出力の港ごとの最大出力の流れ、............................................................................................ 10 mA
最大出力の流れ、すべての5つの入力/出力の港(128 -および100ピン パッケージ) ........................................ 50 mA
作動条件
TA (バイアスの下の周囲温度) ....................................................................... 0°Cへの+70°C
供給電圧...................................................................................................... +3.15Vへの+3.45V
地上の電圧............................................................................................................................0V
FOSC (発振器か水晶頻度) ................................................................± 24のMHzの100 PPM
...............................................................................................................................は共鳴を平行にする
ブロック ダイヤグラム