
Add to Cart
DAC38J84EVMのデータ変換ICのDAC38J84 EVAL MOのデータ変換ICの開発ツールDAC38J84 EVAL MODを開発ツール
機能の記述
DAC3XJ8XEVMは高速のDAC3XJ8Xの系列、JESD204BインターフェイスDACsの評価のために意図されている。DACへのデジタル入力信号はFMCのコネクター(J16)からJESD204Bのインターフェイス規格を使用して8つまでの12.5 Gbps SerDesの車線で提供される。FMCのコネクターはまたJESD204Bリンクを確立するために必要な同期信号のためにFPGAのための装置両方時計そしてSYSREF信号使用され。
DAC3XJ8Xのアナログ出力は設置済みSMAのコネクターで分類したIOUTAによってチャネルAからDのためのIOUTDを、それぞれ監視することができる。アナログ出力はつながれる変圧器で、およそ10のMHzの下で低頻度信号を渡さない。変圧器はワイヤーで縛られたSMAのケーブルテレビ回線への接続を通して共通の実験装置との使用のための片端接地の出力に差動DACの出力を変える。
DACおよびFPGAのための時計はJESD204Bの適用のためのLMK04828超低雑音の時計のジッターの洗剤を使用して配られる。LMK04828はクロック分散 モードおよび二重ループ ジッターのクリーニング モードを含むいろいろな構成でセットアップすることができる。クロック分散 モードでは、望ましいDACの生産率はCLKINのコネクターに提供され、LMK04828は装置時計およびSYSREF信号を分け、配る。二重ループ モードではLMK04828への参照を提供するのに、CLKINのコネクターが使用することができるが時計はLMK04828 PLLおよび機内122.88 MHz VCXOを使用して船上に発生する。
コネクターかジャンパーのラベル | 参照番号 | 目的 |
IOUTAP | J2 | DACチャネルAの変圧器は出力をつないだ |
IOUTBN | J8 | DACチャネルBの変圧器は出力をつないだ |
IOUTCP | J9 | DACチャネルCの変圧器は出力をつないだ |
IOUTDN | J11 | DACチャネルDの変圧器は出力をつないだ |
SPI_SELECTOR | JP3 | 選り抜きSPI信号の源。FMCのコネクターのための急に1-2、USBのための2-3。 |
1.8V_SEL | JP5 | CPLDのための選り抜き1.8-V供給の源。板供給のための急に1-2、USB力のための2-3。 |
3.3V_SEL | JP6 | CPLDのための選り抜き3.3-V供給の源。板供給のための急に1-2、USB力のための2-3。 |
CLKIN | J17 | LMK04828のためのクロックの入力。デフォルトの組み立てはCLKIN1に時計を提供したりOSCINピンに時計を提供するために形成することができる。 |
XO_PWR | JP2 | LMK04828のPLLモードに機内122.88 MHz VCXOに力を提供する短いジャンパー。そうでなかったらVCXOを使用して、外的に供給された時計につなぐことを防ぐ力を切りなさい。 |
TXENABLE | JP1 | DAC3XJ8XのTXENABLEピンを制御する。伝達を可能にする不足分1-2。 |
睡眠 | JP4 | DAC3XJ8Xの睡眠ピンを制御する。眠るためにDACを置く不足分1-2。 |
FMC_CONNECTOR | J16 | TSW14J56またはFPGAの開発への関係板 |
USB | J14 | USBケーブルの港 |
+5V_IN | J23 | 5-V電源のバレルのジャッキ |