
Add to Cart
SN65LVDM1677DGG UARTインターフェイスIC LVDSはIC 16チャネルLVDMのトランシーバーをインターフェイスさせる
特徴
16の低電圧の差動トランシーバー。送信機ごとの受信機1台あたりの率200までMbpsか650 Mbpsに信号を送るために設計されている。
単信の(2地点間)または半二重(分岐)インターフェイス
•50-Ω負荷に340 mVの典型的な差動出力電圧
•統合された『LVDM1677プロダクトの110-Ωライン終了
•伝搬遅延の時間:–受信機:3 nsのタイプ
SN65LVDM1676DGG (LVDM1676として印が付いている) SN65LVDM1677DGG (LVDM1677印が付いていた) (平面図として)
•運転者は不具またはVCCと時高いインピーダンスである < 1="">
バス ターミナルESD保護は12のkVを超過する
低電圧TTL (LVTTL)の論理の入力レベル
記述
これらのプロダクトはTIA/EIA-644規格準拠装置(SN65LVDS)同等に類似している但し例外としては運転者の出力電流は倍増する。この修正は50-Ω負荷に247 mVの最低の差動出力電圧大きさを提供し、二重終えられたラインおよび半二重操作を可能にする。受信機は送信機と受信機間の地上の電位差の1ボルトまでとの100 mVの電圧相違を検出する。