
Add to Cart
先入れ先出し法のPC16552DVX/NOPB UARTインターフェイスIC ASYNCHRON RCVR/TRANS
概説
PC16552DはPC16550Dの普遍的な非同期受送信機の二重版である(UART) 2つの連続チャネルが共通CPUインターフェイスを除いて完全に独立しているおよびパワーアップの水晶入力は両方のチャネル各チャネルがオン破片の送信機と先入れ先出し法モードの余分なソフトウェア間接費のCPUを取り除く受信機FIFOs (先入れ先出し法モード)は各チャネル送信機のデータの16バイトを(RCVR先入れ先出し法の1バイトあたりエラー・データの3ビットと)緩衝することができ、作動できる受信機は完全に先入れ先出し法の制御論理システム間接費を最小にし、システム効率を最大にするオン破片である16450と機能的に同一であり、
DMAの移動のために信号を送ることは2つのピンを通して每の行われる
チャネルは(TXRDYおよびRXRDY) RXRDY機能mul-である
出口2およびBAUDOUTの機能tionsの1つのピンでtiplexed CPUは新しい記録(互い違い機能記録)を通してこれらの機能を選ぶことができる
各チャネルは周辺装置からデータ文字の連続に平行転換を受け取った行うまたはCPUが左舷に取られる各チャネルのいつでもステータス情報の再の完全な状態を読むことができるCPUからceivedデータ文字の再のMODEMそして平行に連続転換は含んでいるDUART、またエラー状態(同等の過剰運転の組み立てるか、または壊れ目割り込み)によって行われる移動オペラtionsのタイプそして条件を
DUARTは1つのそれぞれによってが1の除数によってクロックの入力を分けることができるに各チャネルのためのプログラム可能なボード・レート属岩山を含んでいる(この16 cの時計を使用するようにDUARTに完全な変復調装置制御の機能がある通信リンクを扱うために必要なcom-の置くことを最小にするユーザーの要求にgrammedプロセッサ割り込みシステム割り込みは親である場合もある受信機の運転するのに作成216 b 1)および内部送信機の論理の準備を運転するための16 cの時計を作り出すことはまた論理を含まれ、
DUARTは国民の半導体の高度M2CMOSTMを使用して製造される