ChongMingのグループ(HK)国際的なCo.、株式会社

CHONGMING GROUP (HK) INT'L CO., LTD.

Manufacturer from China
正会員
3 年
ホーム / 製品 / Flash Memory IC Chip /

ADS41B49IRGZRのデータ変換装置IC ADCのアナログ・ディジタル変換器- ADC 14B 250MSPSは低い電力ADCを緩衝した

企業との接触
ChongMingのグループ(HK)国際的なCo.、株式会社
シティ:shenzhen
国/地域:china
連絡窓口:MsDoris Guo
企業との接触

ADS41B49IRGZRのデータ変換装置IC ADCのアナログ・ディジタル変換器- ADC 14B 250MSPSは低い電力ADCを緩衝した

最新の価格を尋ねる
型式番号 :ADS41B49IRGZR
最低順序量 :私達に連絡しなさい
支払の言葉 :Paypal、ウェスタンユニオン、TT
供給の能力 :1日あたりの50000部分
受渡し時間 :商品は一度3日以内に受け取った資金を出荷される
包装の細部 :VQFN48
記述 :14ビット アナログ・ディジタル変換器1は入れた1導管で送られた48-VQFN (7x7)を
特徴 :高性能
単位重量 :0.004868 oz
下位範疇 :データ変換装置IC
SINAD -信号対雑音およびゆがみの比率 :69.5 dB
SFDR -にせの自由なダイナミック レンジ :89 dB
Pd -電力損失 :7 MW
more
企業との接触

Add to Cart

類似の動画を探す
製品の説明を表示

ADS41B49IRGZRのデータ変換装置IC ADCのアナログ・ディジタル変換器- ADC 14B 250MSPSは低い電力ADCを緩衝した

1特徴

  • ADS41B49:14ビット、250 MSPS ADS41B29:12ビット、250 MSPS
  • 統合されたHigh-Impedanceアナログ入力緩衝:

    • –入れられたキャパシタンス:2 pF

    • – 200 MHz入力抵抗:3 kΩ

  • 最高のサンプル率:250 MSPS

  • 超低い力:

    • – 1.8-Vアナログ力:180 MW

    • – 3.3-V緩衝力:96 MW

    • –入力/出力力:135 MW (DDR LVDS)

  • 高い動的パフォーマンス:

    • – SNR:170のMHzの69 dBFS

    • – SFDR:170のMHzの82.5 dBc

  • 出力インターフェイス:

    • –二重データ転送速度(プログラム可能な振動および強さのDDR) LVDS:

      • –標準的な振動:350 mV

      • –低い振動:200 mV

      • –デフォルトの強さ:100-Ω終了

      • – 2x強さ:50-Ω終了

    • – 1.8-V平行CMOSのインターフェイスはまた支えた

  • SNRのためのプログラム可能な利益、SFDRのトレードオフ

  • DCは訂正を相殺した

  • サポート低い入れられた時計の広さ

  • パッケージ:VQFN-48 (× 7つのmmの7つのmm)

2つの適用

  • 電力増幅器の線形化

  • ソフトウェアによって定義されるラジオ

  • 無線コミュニケーション・インフラストラクチャ

3記述

ADS41Bx9は統合されたアナログ入力の緩衝を特色にする超低力ADS4xxxのアナログ・ディジタル変換器(ADC)家族のメンバーである。これらの装置は高い動的パフォーマンスを実現するのに革新的なデザイン・テクニックを使用し極端に低い力を消費する。アナログ入力 ピンは広い周波数範囲を渡る一定した性能および入力インピーダンスの利点が付いている緩衝を、備えている。装置は複数のキャリア、PAの線形化のような広い帯域幅のコミュニケーション アプリケーションのためにうってつけである。

ADS41Bx9にデジタル利益およびオフセット訂正のような特徴がある。利益選択が高い入力頻度でより低いフル・スケールの入力範囲でSFDRの性能を、特に改善するのに使用することができる。統合されたdcは訂正のループを使用することができるADCのオフセットを推定し、取り消すのに相殺した。より低いサンプリング レートで、ADCは性能の損失無しで小型力で自動的に作動する。

装置は両方の二重データ転送速度(DDR)の低電圧の差動シグナリング(LVDS)および平行CMOSのデジタル出力 インターフェイスを支える。DDR LVDSインターフェイス(最高500 MBPS)の低いデータ転送速度は低価格のシステム内プログラム可能なゲート・アレー(FPGA)ベースの受信機を使用して可能に作る。装置に更にパワー消費量を減らすのに使用することができる低振動LVDSモードがある。LVDSの出力バッファの強さはまた50-Ω差動終了を支えるために高めることができる。

装置情報

部品番号

パッケージ

サイズ(NOM)

ADS41Bx9

VQFN (48)

× 7.00 mmの7.00 mm

お問い合わせカート 0