
Add to Cart
専門にするLP2996AMRE/NOPB力道管理IC力管理- PMIC DDRの終了の調整装置
1特徴
源および流しの流れ
低い出力電圧オフセット
外的な抵抗器は要求しなかった
線形地勢学
Ram (STR)の機能性に中断しなさい
低く外的な構成計算
熱操業停止
LP2998/8Qは-40°Cに125°Cのために推薦した
2つの適用
FPGA
産業/医学のPC
SSTL-2およびSSTL-3終了
HSTLの終了
3記述
LP2996Aの線形調整装置はDDR- SDRAMの終了のためのJEDEC SSTL-2の指定に合うように設計されている。装置はまた1.35VのVDDQ分のDDR2、DDR3およびDDR3L VTTバス終了支える。装置はトランジェントに荷を積むために優秀な応答を提供するように高速演算増幅器を含んでいる。出力段階は1.5A連続的な現在および一時的なピークをDDR-SDRAMの終了のための適用の3Aまで要求に応じて提供している間シュートをによって防ぐ。LP2996AはまたチップセットおよびDIMMsに参照として優秀な負荷規則およびVREFの出力を提供するためにVSENSEピンを組み込む。
LP2996Aで見つけられる付加的な特徴はRAM (STR)の機能性に中断する提供する活動的で低い操業停止(SD)ピンである。SDが引っ張られた低いときVTTの出力は三国から成ったが高いインピーダンス出力を提供する、VREFは活動的に残る。力の節約の利点はより低い静止流れを通したこのモードで得ることができる。
装置情報
部品番号 |
パッケージ |
サイズ(NOM) |
LP2996A |
そうPowerPAD (8) |
4.89 mm X 3.90 mm |