
Add to Cart
XC9572XL 高性能 CPLD
特徴
• 5 nsのピン間ロジック遅延
• 最大 178 MHz のシステム周波数
• 72 個のマクロセルと 1,600 個の使用可能なゲート
• 設置面積の小さいパッケージで利用可能
- 44 ピン PLCC (34 ユーザー I/O ピン)
- 44 ピン VQFP (34 ユーザー I/O ピン)
- 48 ピン CSP (38 ユーザー I/O ピン)
- 64 ピン VQFP (52 ユーザー I/O ピン)
- 100 ピン TQFP (72 ユーザー I/O ピン)
- すべてのパッケージで鉛フリーを利用可能
• 高性能 3.3V システム向けに最適化
- 低電力動作
- 5V 耐性 I/O ピンは 5V、3.3V、および 2.5V 信号を受け入れます
- 3.3Vまたは2.5V出力機能
- 先進的な 0.35 ミクロンのフィーチャー サイズ CMOS Fast FLASH™ テクノロジー
• 高度なシステム機能
- システム内でプログラム可能
- Fast CONNECT™ II スイッチ マトリックスによる優れたピン ロックと配線性
- 非常に幅広い 54 入力ファンクション ブロック
- マクロセルあたり最大 90 個の積項 (個別の積項割り当てあり)
- 3 つのグローバル クロックと 1 つの積項クロックによるローカル クロック反転
- 出力ピンごとの個別出力イネーブル
- すべてのユーザーおよびバウンダリスキャンピン入力の入力ヒステリシス
- すべてのユーザーピン入力のバスホールド回路
- 完全な IEEE 標準 1149.1 バウンダリ スキャン (JTAG)
• 高速同時プログラミング
• 個々の出力のスルーレート制御
• 強化されたデータセキュリティ機能
• 優れた品質と信頼性
- 10,000回のプログラム/消去サイクルを超える耐久性
- 20年間のデータ保持
- 2,000Vを超えるESD保護
• 44ピンPLCCパッケージおよび100ピンTQFPパッケージの5VコアXC9572デバイスとピン互換
警告: プログラミング温度範囲 TA = 0°C ~ +70°C
説明
XC9572XL は、最先端の通信およびコンピューティング システムにおける高性能、低電圧アプリケーションを対象とした 3.3V CPLD です。これは 4 つの 54V18 機能ブロックで構成され、5 ns の伝播遅延を持つ 1,600 個の使用可能なゲートを提供します。概要については図 2 を参照してください。
電力の見積もり
CPLD の消費電力は、システム周波数、設計アプリケーション、および出力負荷に応じて大幅に変化する可能性があります。消費電力を削減するために、XC9500XL デバイスの各マクロセルは (デフォルトの高性能モードから) 低電力モードに設定される場合があります。さらに、電力をさらに節約するために、未使用のプロダクトタームとマクロセルはソフトウェアによって自動的に非アクティブ化されます。ICC の一般的な推定には、次の式を使用できます。
ICC(mA) = MCHS(0.175*PTHS + 0.345) + MCLP(0.052*PTLP + 0.272) + 0.04 * MCTOG(MCHS +MCLP)* f
どこ:
MCHS= 高速構成のマクロセル数
PTHS= マクロセルあたりの高速積項の平均数
MCLP= 低電力構成のマクロセル数
PTLP= マクロセルあたりの低電力積項の平均数
f = 最大クロック周波数
MCTOG = クロックごとにトグルするフリップフロップの平均 % (~12%)
この計算は、16 ビット カウンタを搭載し、単一出力 (LSB) を有効にできる XC9500XL 部品の実験室での測定から導出されました。実際の ICC 値は設計アプリケーションによって異なるため、通常のシステム動作中に検証する必要があります。図 1 は、上記の推定をグラフ形式で示しています。このデバイスの消費電力の詳細については、ザイリンクス アプリケーション ノート XAPP114「XC9500XL CPLD 電力について」を参照してください。
図 1: XC9572XL の標準的な ICC 対周波数
絶対最大定格(2)
シンボル | 説明 | 価値 | 単位 |
VCC | GNDを基準とした電源電圧 | –0.5~4.0 | V |
Vの | GNDを基準とした入力電圧(1) | –0.5~5.5 | V |
VTS | トライステート出力に印加される電圧(1) | –0.5~5.5 | V |
TSTG | 保管温度(周囲温度)(3) | –65 ~ +150 | ℃ |
TJ | 接合部温度 | +150 | ℃ |
ノート:
1. GND を下回る最大 DC アンダーシュートは、0.5V または 10 mA のいずれか達成しやすい方に制限する必要があります。遷移中、デバイスのピンは –2.0 V までアンダーシュートするか、+7.0 V までオーバーシュートする可能性があります。ただし、このオーバーシュートまたはアンダーシュートが 10 ns 未満継続し、強制電流が 200 mA に制限されている場合に限ります。外部 I/O 電圧は VCCINT を 4.0V 超えてはなりません。
2. 絶対最大定格に記載されているストレスを超えるストレスは、デバイスに永久的な損傷を与える可能性があります。これらはストレス定格のみであり、これらの条件または動作条件に記載されている条件を超えるその他の条件でのデバイスの機能動作は暗示されません。絶対最大定格条件に長時間さらされると、デバイスの信頼性に影響を与える可能性があります。
3. はんだ付けのガイドラインと熱に関する考慮事項については、ザイリンクス Web サイトのデバイスのパッケージング情報を参照してください。鉛フリー パッケージについては、XAPP427 を参照してください。
図 2: XC9572XL アーキテクチャ
株式公開(ホットセル)
部品番号 | 数量 | 製造業 | D/C | パッケージ |
ATMEGA88P-20AU | 5206 | アトメル | 16歳以上 | QFP32 |
ATMEGA88P-20AU | 5206 | アトメル | 16歳以上 | QFP32 |
X5045PIZ | 5205 | インターシル | 15歳以上 | DIP-8 |
ADXL320JCP | 5202 | 広告 | 15歳以上 | LFCSP-16 |
MGA-675T6-TR1G | 5200 | アバゴ | 12歳以上 | 6-UTP |
M27256-2F1 | 5200 | ST | 14歳以上 | 浸漬 |
MIC5209-5.0YU | 5196 | ミクロル | 13歳以上 | TO-263 |
MMA8453QT | 5192 | フリースケール | 13歳以上 | QFN |
ATMEGA2560-16AU | 5192 | アトメル | 15歳以上 | QFP100 |
AD7799BRUZ-リール | 5182 | 広告 | 15歳以上 | TSSOP-16 |
LV1116-N | 5175 | 三洋電機 | 13歳以上 | 浸漬 |
AK8130B-E2 | 5175 | AKM | 15歳以上 | TSSOP-16 |
MAX4516CUK+T | 5174 | マキシム | 15歳以上 | SOT |
ADA4075-2ARZ | 5173 | 広告 | 14歳以上 | SOP-8 |
LPC11U14FBD48/201 | 5168 | 15歳以上 | LQFP-48 | |
MAX856ESA+ | 5163 | マキシム | 15歳以上 | SOP |
ATMEGA8L-8AU | 5162 | アトメル | 16歳以上 | QFP32 |
ATMEGA8L-8AU | 5162 | アトメル | 16歳以上 | QFP32 |
LNK364DN-TL | 5152 | 力 | 15歳以上 | SOP |
LA7830 | 5150 | 三洋電機 | 12歳以上 | 浸漬 |
MAX209EWG | 5140 | マキシム | 12歳以上 | SOP |