
Add to Cart
PCM5100APWRの可聴周波電力増幅器ICの音声D/AのコンバーターIC 2VRMS DirectPath 100 dBの可聴周波ステレオDAC
1特徴
BCKの統合された高性能可聴周波PLL
SCKを内部的に発生させるために参照しなさい
直接電話レベル2.1-VRMSは出力した
必須DCのブロッキング コンデンサー無し
回線レベル1KΩに出力した
理性的な音を弱めるシステム;120 dB黙秘者のための傾斜路そしてアナログの黙秘者の上下の柔らかさSNR
16-、24、そして32ビット可聴周波データを受け入れる
PCMのデータ形式:左正当化されるI2S
LRCKおよびBCKが非活動化させる場合の自動省電力モード
1.8 Vか3.3 Vフェイル・セイフLVCMOSデジタル入力
ハードウェア ピンを使用して簡単な構成
単一供給操作:14
– 3.3ボルトのアナログ、1.8ボルトまたは3.3ボルト デジタル
•AEC-Q100に従って修飾される
2つの適用
A/Vの受信機、DVDのBDプレーヤー
自動車インフォテイメントおよびテレマティックス
HDTVの受信機
アフター・マーケットの自動車アンプ
3記述
PCM510xA装置は小さいTSSOPのパッケージにステレオのデジタル アナログ変換器および追加的支援の回路部品を含める単一CMOS統合された回路の系列である。PCM510xA装置は優秀な動的パフォーマンスおよびジッターの時間を記録するために改善された許容を達成するのにチタニウムの高度の区分DACの建築の最も最近の生成を使用する。
DirectpathTM充満ポンプ技術を使用して、PCM510xA装置は2.1-VRMS地面を集中させ出力を提供し、出力のDCのブロッキング コンデンサーを除去するようにデザイナー、また伝統的に単一の供給ライン運転者と関連付けられる外的な音を弱める回路がする。
統合されたライン・ドライバ ピンごとの1つのkΩに負荷を支えることによって他のチャージ ポンプをすべてベース ライン運転者を越える。
装置の統合されたPLLはシステム クロックのための条件を(一般に主刻時機構として知られている)取除き、3-wire I2Sの関係を許可し、システムEMIを減らす。
PowerSenseの理性的なクロック エラーおよび不足電圧は破裂音の自由な性能のために保護二レベルの無言システムを利用する。
多くの慣習的な転換されたコンデンサーDACの建築と比較されて、PCM510xA家族はdBが帯域外の騒音を下げる20まで提供し、従来の100 kHz OBNの測定測定される下流のアンプ/ADCsのEMIそしてエイリアシングをから3つのMHzに減らす)。
1.装置情報を台に置きなさい
部品番号 |
パッケージ |
サイズ(NOM) |
PCM5102A |
TSSOP (20) |
× 5.50 mmの4.40 mm |
PCM5101A |
||
PCM5100A |