Add to Cart
CPU i3-4158U SR18P移動式プロセッサ3Mの隠し場所、2.00冊のGHzノートのProsseorの破片

中心i3-4158UはQ2/2013で進水する大きいultrabooksのためのLV (低電圧)の二重中心プロセッサである。それはHaswellの建築に基づき、22nmで製造される。超通ることが原因で、2つの中心4本までの糸を並行して扱うことができCPUの利用をよくするために導く。各中心は2.0 GHzの基礎速度を提供し、ターボ倍力サポートを含んでいない。
| プロセッサ数 | i3-4158U |
| 家族 | 中心i3の可動装置 |
| 技術(ミクロン) | 0.022 |
| プロセッサ スピード(GHz) | 2 |
| L2隠し場所のサイズ(KB) | 512 |
| L3隠し場所のサイズ(MB) | 3 |
| 中心の数 | 2 |
| EM64T | 支えられる |
| HyperThreadingの技術 | 支えられる |
| 仮想化の技術 | 支えられる |
| SpeedStepの高められた技術 | 支えられる |
| 実行ディスエイブルによってかまれる特徴 | 支えられる |
概説:
| タイプ | CPU/マイクロプロセッサ |
| 市場区分 | 可動装置 |
| 家族 | |
| 型式番号 | |
| CPUの部品番号 |
|
| 頻度 | 2000のMHz |
| バス速度 | 5 GT/s DMI |
| 時計の乗数 | 20 |
| パッケージ | 1168ボールのマイクロFCBGAパッケージ(FCBGA1168) |
| ソケット | BGA1168 |
| サイズ | 1.57の」xの0.94"/4cm x 2.4cm |
| 序論年紀 | 2013年6月2日(進水) 2013年6月4日(発表) |
建築/Microarchitecture:
| Microarchitecture | Haswell |
| プラットホーム | シャーク湾 |
| プロセッサの中心 | Haswell |
| ステップの芯を取りなさい | C0 (SR18B) |
| 製造工程 | 0.022ミクロン |
| データ幅 | 64ビット |
| CPUの中心の数 | 2 |
| 糸の数 | 4 |
| 浮動小数点の単位 | 統合される |
| 水平に1つの隠し場所のサイズ | 2のx 32 KBの8方法は連想指示の隠し場所を置いた 2のx 32 KBの8方法は連想データ隠し場所を置いた |
| レベル2キャッシュ サイズ | 2のx 256 KBの8方法は連想隠し場所を置いた |
| 水平に3つの隠し場所のサイズ | 3つのMBの12方法は連想共用隠し場所を置いた |
| 物理メモリ | 16 GB |
| 多重プロセシング | Uniprocessor |
| 延長および技術 |
|
| 低い電力の特徴 | SpeedStepの高められた技術 |
統合されたペリフェラル/部品:
| 統合されたグラフィック | GPUのタイプ:Intelのアイリス5100 グラフィック層:GT3 Microarchitecture:GEN 7.5 実行ユニット:40 基礎頻度(MHz):200 最高の頻度(MHz):1100 支えられた表示の数:3 |
| 記憶コントローラー | コントローラーの数:1 記憶チャネル:2 支えられた記憶:DDR3L-1333、DDR3L-1600 最高の記憶帯域幅(GB/s):25.6 |
| 他のペリフェラル |
|
電気/熱変数:
| 最高使用可能温度 | 100°C |
| 熱設計力 | 28ワット |
| Intelの中心i3-4158Uのノート | |
| |