
Add to Cart
モバイル機器 プロセッサI5-7200U SR2ZU (3.1GHzまでの3Mの隠し場所、) -中心I5プロセッサ シリーズ移動式/Notebook CPU
ザ・コアi5-7200UはKaby Lakearchitectureの二重中心プロセッサである。それは2.5 - 3.1 GHzで2つのCPUのコア クロック、4本までの糸をすぐに使用するために統合するHyperThreadingを提供する。Skylakeの生成と比較される建築相違は幾分小さい従って1 MHzあたり性能は非常に類似している。SoCはデュアル・チャネルDDR4記憶コントローラーおよびIntel HDのグラフィック620のグラフィックス・カードを含んでいる(300 - 1000のMHzで時間を記録した)。それはIntelの改善された14nm FinFETプロセスで製造される。古いSkylakeと比較されて中心i5-6200Uを、i5-7200U提供する300のMHzのより高いクロック速度を基づかせていた。
プロセッサ数 | i5-7200U |
家族 | 中心i5の可動装置 |
技術(ミクロン) | 0.014 |
プロセッサ スピード(GHz) | 2.5 |
L2隠し場所のサイズ(KB) | 512 |
L3隠し場所のサイズ(MB) | 3 |
中心の数 | 2 |
EM64T | 支えられる |
HyperThreadingの技術 | 支えられる |
仮想化の技術 | 支えられる |
SpeedStepの高められた技術 | 支えられる |
実行ディスエイブルによってかまれる特徴 | 支えられる |
タイプ | CPU/マイクロプロセッサ |
市場区分 | 可動装置 |
家族 | |
型式番号 | |
頻度 | 2500のMHz |
ターボ最高の頻度 | 3100のMHz (1つか2つの中心) |
時計の乗数 | 25 |
パッケージ | 1356ボールBGA |
ソケット | BGA1356 |
サイズ | 1.65の」xの0.94"/4.2cm x 2.4cm |
序論年紀 | 2016年8月30日 |
Microarchitecture | Kaby湖 |
プロセッサの中心 | Kaby湖U |
ステップの芯を取りなさい | H0 (SR2ZU、SR342) |
製造工程 | 0.014ミクロン |
データ幅 | 64ビット |
CPUの中心の数 | 2 |
糸の数 | 4 |
浮動小数点の単位 | 統合される |
水平に1つの隠し場所のサイズ | 2のx 32 KBの8方法は連想指示の隠し場所を置いた 2のx 32 KBの8方法は連想データ隠し場所を置いた |
レベル2キャッシュ サイズ | 2のx 256 KBの4方法は連想隠し場所を置いた |
水平に3つの隠し場所のサイズ | 3つのMBの12方法は連想共用隠し場所を置いた |
物理メモリ | 32 GB |
多重プロセシング | 支えられない |
延長および技術 |
|
低い電力の特徴 | SpeedStepの高められた技術 |
統合されたペリフェラル/部品:
表示制御装置 | 3つの表示 |
統合されたグラフィック | GPUのタイプ:Intel HD 620 Microarchitecture:GEN 9 LP 基礎頻度(MHz):300 最高の頻度(MHz):1000 |
記憶コントローラー | コントローラーの数:1 記憶チャネル:2 支えられた記憶:DDR3L-1600、LPDDR3-1866、DDR4-2133 最高の記憶帯域幅(GB/s):34.1 |
他のペリフェラル | PCIは3.0インターフェイス表現する(12の車線)を |
電気/熱変数:
最高使用可能温度 | 100°C |
熱設計力 | 15ワット |