 
                            
                                            Add to Cart
モバイル機器 プロセッサI5-4200Y SR18T (1.9GHzまでの3Mの隠し場所、) -中心I5プロセッサ シリーズ ノートCPU
 
ザ・コアi5-4200Y i5-4200YはQ2 2013年で進水するultrabooksおよびタブレットのためのULV (超低い電圧)の二重中心プロセッサである。それはHaswellの建築に基づき、22nmで製造される。超通ることが原因で、2つの中心4本までの糸を並行して扱うことができCPUの利用をよくするために導く。各中心は1.4 GHzの基礎速度を提供したり、1つの活動的な中心のために動的にターボ倍力のクロック レートを1.9までGHzか2つの活動的な中心のために1.6 GHz高めることができる。
型式番号の命名規則:
| I5 | プロセッサ家族:中心i5の可動装置 | |
| - | ||
| 4 | プロセッサの生成:4rd生成(Haswell) | |
| 2 | 性能の区分:中間クラスの二重中心プロセッサ | |
| 00 | 特徴/性能の鑑定器 | |
| Y | 付加的な特徴および市場:極端に低い力プロセッサ(Haswellのための11.5ワット) | |
| プロセッサ数 | i5-4200Y | 
| 家族 | 中心i5の可動装置 | 
| 技術(ミクロン) | 0.022 | 
| プロセッサ スピード(GHz) | 1.4 | 
| L2隠し場所のサイズ(KB) | 512 | 
| L3隠し場所のサイズ(MB) | 3 | 
| 中心の数 | 2 | 
| EM64T | 支えられる | 
| HyperThreadingの技術 | 支えられる | 
| 仮想化の技術 | 支えられる | 
| SpeedStepの高められた技術 | 支えられる | 
| 実行ディスエイブルによってかまれる特徴 | 支えられる | 
 
概説:
| 頻度 | 1400のMHz | 
| ターボ最高の頻度 | 1900のMHz (1つの中心) 1600のMHz (2つの中心) | 
| バス速度 | 5 GT/s DMI | 
| 時計の乗数 | 14 | 
| パッケージ | 1168ボールのマイクロFCBGAパッケージ(FCBGA1168) | 
| ソケット | BGA1168 | 
| サイズ | 1.57の」xの0.94"/4cm x 2.4cm | 
| 序論年紀 | 2013年6月2日(進水) 2013年6月4日(発表) | 
 建築/Microarchitecture:
| Microarchitecture | Haswell | 
| プラットホーム | シャーク湾 | 
| プロセッサの中心 | Haswell | 
| ステップの芯を取りなさい | C0 (SR18T) | 
| 製造工程 | 0.022ミクロン | 
| データ幅 | 64ビット | 
| CPUの中心の数 | 2 | 
| 糸の数 | 4 | 
| 浮動小数点の単位 | 統合される | 
| 水平に1つの隠し場所のサイズ | 2のx 32 KBの8方法は連想指示の隠し場所を置いた 2のx 32 KBの8方法は連想データ隠し場所を置いた | 
| レベル2キャッシュ サイズ | 2のx 256 KBの8方法は連想隠し場所を置いた | 
| 水平に3つの隠し場所のサイズ | 3つのMBの12方法は連想共用隠し場所を置いた | 
| 物理メモリ | 16 GB | 
| 多重プロセシング | Uniprocessor | 
| 延長および技術 | 
 | 
| 低い電力の特徴 | SpeedStepの高められた技術 | 
統合されたペリフェラル/部品:
| 統合されたグラフィック | GPUのタイプ:HD 4200 グラフィック層:GT2 Microarchitecture:GEN 7.5 実行ユニット:20 [1] 基礎頻度(MHz):200 最高の頻度(MHz):850 支えられた表示の数:3 | 
| 記憶コントローラー | コントローラーの数:1 記憶チャネル:2 支えられた記憶:DDR3L-1333、DDR3L-1600、LPDDR3-1333、LPDDR3-1600 最高の記憶帯域幅(GB/s):25.6 | 
| 他のペリフェラル | 
 | 
電気/熱変数:
| 最高使用可能温度 | 100°C | 
| 熱設計力 | 11.5ワット |