北京のシルク ロードの企業経営サービスCo.、株式会社

Integrity management, solidarity and mutual help, innovation and change, pragmatism and efficiency.

Manufacturer from China
確認済みサプライヤー
7 年
ホーム / 製品 / Mobile Device Processors /

I5-540UM SLBUJの強力な携帯電話プロセッサ3MBの隠し場所のSmartphoneのための1.2 GHz芯を取って下さい

企業との接触
北京のシルク ロードの企業経営サービスCo.、株式会社
ウェブサイトにアクセスします
国/地域:china
連絡窓口:Mr
企業との接触

I5-540UM SLBUJの強力な携帯電話プロセッサ3MBの隠し場所のSmartphoneのための1.2 GHz芯を取って下さい

最新の価格を尋ねる
型式番号 :I5-540UM SLBUJ
最低順序量 :1 部分
支払の言葉 :T/T、PayPal、ウェスタン・ユニオン、条件付捺印証書および他
供給の能力 :1ヶ月あたりの500-2000pcs
受渡し時間 :3-5 日
包装の細部 :10cm x 10cm x 5cm
プロセッサいいえ。 :I5-540UM
プロダクト コレクション :遺産の中心プロセッサ
記号名 :以前プロダクトArrandale
市場区分 :モバイル
状況条件 :中断される
進水の日付 :Q2'10
石版印刷 :32Nm
条件を使用して下さい :ノートブック
more
企業との接触

Add to Cart

類似の動画を探す
製品の説明を表示

中心I5-540UM SLBUJプロセッサ、モバイル機器 プロセッサ(3MB隠し場所、1.2 GHz) -ノートCPU

 
ザ・コアi5-540UMは移動式CPUのi5-5xxラインからの第2超低い電圧(ULV)マイクロプロセッサである。このプロセッサは4か月前のULVモデル、中心i5-520UMの解放の後の導入された。予想通り、540UMにより高いクロック周波数- 520UMの1.06 GHzに対する1.2 GHZ --がある。他のすべての面でモデルは両方とも互いから識別不可能である。i5-540UMに2つのCPUの中心があり、各中心は自身のレベル1およびレベル2キャッシュ統合する。中心の使用は3まれに使用されたデータを貯えることの側の、また、L1およびL2隠し場所の内容を重複させるMBのレベル3の隠し場所を共有した。中心およびL3隠し場所は単一に死ぬ、0.032ミクロン プロセスで製造されてある。CPUのパッケージはまた0.045ミクロン プロセスを使用してなされるデュアル・チャネル記憶およびグラフィックのコントローラーと第2を死ぬ収容する。パッケージ自体はマイクロBGA、同様になったAMDおよびIntelの移動式プロセッサのために標準、熱拡散機を統合しなかった。

型式番号の命名規則:

I5 プロセッサ家族:中心i5
-  
  プロセッサの生成:第一世代(Nehalem/Westmere)
5 性能の区分:中間クラスの二重中心のCPU
40 特徴/性能の鑑定器
U 付加的な特徴:超低い力(17 - 18ワット) CPU
M プロセッサの市場:消費者移動式市場

プロセッサ数i5-540UM

プロセッサ数 i5-540UM
家族 中心i5の可動装置
技術(ミクロン) 0.032
プロセッサ スピード(GHz) 1.2
L2隠し場所のサイズ(KB) 512
L3隠し場所のサイズ(MB) 3
中心の数 2
EM64T 支えられる
HyperThreadingの技術 支えられる
仮想化の技術 支えられる
SpeedStepの高められた技術 支えられる
実行ディスエイブルによってかまれる特徴 支えられる
ノート 超低い力

 
概説:
 

 
タイプ CPU/マイクロプロセッサ
市場区分 可動装置
家族
 
Intelの中心i5の可動装置
型式番号
 
i5-540UM
頻度 1200のMHz
ターボ最高の頻度 2000のMHz (1つの中心)
1733のMHz (2つの中心)
バス速度 2.5 GT/s DMI
時計の乗数 9
パッケージ マイクロFCBGA10 1288ボール
ソケット BGA1288
サイズ 1.34の」xの1.1"/3.4cm x 2.8cm
序論年紀 2010年5月24日
終りの生命日付 最後の順序の日付は2012年1月27日である
最後の郵送物の日付は2012年7月6日である

 
建築/Microarchitecture:
 

Microarchitecture Westmere
プラットホーム Calpella
プロセッサの中心 Arrandale
ステップの芯を取りなさい K0 (Q4E3、SLBUJ)
CPUID 20655 (Q4E3、SLBUJ)
製造工程 0.032ミクロン
382,000,000のトランジスター(CPUは死ぬ)
177,000,000のトランジスター(IMC/グラフィックは死ぬ)
死になさい 81mm2 (CPUは死ぬ)
114mm2 (IMC/グラフィックは死ぬ)
データ幅 64ビット
CPUの中心の数 2
糸の数 4
浮動小数点の単位 統合される
水平に1つの隠し場所のサイズ 2のx 32 KBの4方法は連想指示の隠し場所を置いた
2のx 32 KBの8方法は連想データ隠し場所を置いた
レベル2キャッシュ サイズ 2のx 256 KBの8方法は連想隠し場所を置いた
水平に3つの隠し場所のサイズ 3つのMBの12方法は連想共用隠し場所を置いた
物理メモリ 8 GB
多重プロセシング 支えられない
延長および技術
  • MMX指示
  • SSE/SIMD延長を流すこと
  • SSE2/SIMD延長2を流すこと
  • SSE3/SIMD延長3を流すこと
  • SSSE3/補足の流出SIMD延長3
  • SSE4/SSE4.1 + SSE4.2/SIMD延長4を流すこと
  • AES/高度の暗号化の標準的な指示
  • EM64T/Xms 64の技術/Intel 64
  • HT/超通る技術
  • TBT/ターボ倍力技術
  • NX/XDは/ディスエイブル ビットを実行する
  • VTx/仮想化の技術
  • 指示された入力/出力のためのVTd/仮想化
  • TXT/信頼された実行技術
低い電力の特徴
  • 糸のC1、C3およびC6状態
  • 中心のC1/C1E、C3およびC6状態
  • パッケージのC1/C1E、C3およびC6状態
  • SpeedStepの高められた技術

 
統合されたペリフェラル/部品:
 

統合されたグラフィック GPUのタイプ:HD (Westmere)
基礎頻度(MHz):166
最高の頻度(MHz):500
支えられた表示の数:2
記憶コントローラー コントローラーの数:1
記憶チャネル:2
チャネルの幅(ビット):64
支えられた記憶:DDR3-800
最高の記憶帯域幅(GB/s):12.8
ECCは支えた:いいえ
他のペリフェラル
  • 直接媒体インターフェイス
  • PCIは2.0インターフェイスを表現する

 
電気/熱変数:
 

最低/最高使用可能温度 0°C - 105°C
熱設計力 18ワット

 

お問い合わせカート 0