ドラムのメモリー チップH9CCNNN8JTALAR 8Gb LPDDR3 BGA178のメモリー チップの貯蔵
H9CCNNN8JTALAR
特徴:
[FBGA]
- 操作の温度
- -30 ' C | 105' C - Packcage
- 178ボールFBGA
- 11.0x11.5mm2、1.00tの0.65mmピッチ
- 自由な鉛及びハロゲン
[LPDDR3]
- VDD1 = 1.8V (1.7Vへの1.95V)
- VDD2、VDDCAおよびVDDQ = 1.2V (1.30への1.14V)
- HSUL_12インターフェイス(高速未終了の論理1.2V)
- 二重命令、住所およびデータ・バスのための建築をデータ転送速度;
- CS_n、CKEを除くすべての制御そして住所は時計の落ちる上がり、端で掛け金を降ろした
- CS_n、CKEは時計の上昇端で掛け金を降ろした
- 時計サイクルごとの2データ・アクセス - 差動クロックの入力(CK_t、CK_c)
- 二方向の差動データ ストロボ(DQS_t、DQS_c)
- 源二方向の差動データ ストロボ(DQS_t、DQS_c)に一直線に並ぶ同期データ トランザクション
- データ ストロボ(DQS_t、DQS_c)のいつ読込み操作の端に一直線に並ぶデータ出力
- データ ストロボ(DQS_t、DQS_c)の中心に一直線に並ぶデータ入力はいつ操作を書く - DMのマスクはデータ ストロボの落ちる上がり、端でデータを書く
- プログラム可能なRL (読まれた潜伏)およびWL (潜伏を書きなさい)
- プログラム可能な破烈させた長さ:8
- 自動車は新たになり、自己は支えられて新たになる
- すべての銀行自動車は銀行自動車1台あたりに新たになるために支えられて新たになり、
- 自動TCSR (温度によって償われる自己は新たになる)
- 銀行マスクおよび区分のマスクによるPASR (部分的な配列の自己は新たになる)
- DS (ドライブ強さ)
- DPD (深い力)
- ZQ (口径測定)
- ODT (ダイスの終了で
