Add to Cart
CPUプロセッサ破片I5-4210H SR1Q0 (2.7GHzまでの3Mの隠し場所、) -中心I5プロセッサ シリーズ ノートCPU
ザ・コアi5-4210HはQ3 2014年で進水するラップトップのための速い二重中心プロセッサである。それはHaswellの建築に基づき、22nmで製造される。超通ることが原因で、2つの中心CPUの利用をよくするために導く4本までの糸を並行して扱うことができる。各中心は2.9 GHzの基礎速度を提供したり1つの活動的な中心のために動的にターボ倍力のクロック レートを3.5までGHzおよび2つの活動的な中心のために3.4 GHz高めることができる。i5-4210Hは前のi5-4200H (2.8 - 3.4 GHzを)取り替える。
| I5 | プロセッサ家族:中心i5の可動装置 | |
| - | ||
| 4 | プロセッサの生成:4rd生成(Haswell) | |
| 2 | 性能の区分:中間クラスの二重中心プロセッサ | |
| 10 | 特徴/性能の鑑定器 | |
| H | 付加的な特徴および市場:中間力のマイクロプロセッサ | |
| プロセッサ数 | i5-4210H |
| 家族 | 中心i5の可動装置 |
| 技術(ミクロン) | 0.022 |
| プロセッサ スピード(GHz) | 2.9 |
| L2隠し場所のサイズ(KB) | 512 |
| L3隠し場所のサイズ(MB) | 3 |
| 中心の数 | 2 |
| EM64T | 支えられる |
| HyperThreadingの技術 | 支えられる |
| 仮想化の技術 | 支えられる |
| SpeedStepの高められた技術 | 支えられる |
| 実行ディスエイブルによってかまれる特徴 | 支えられる |
概説:
| タイプ | CPU/マイクロプロセッサ |
| 市場区分 | 可動装置 |
| 家族 | |
| 型式番号 | |
| 頻度 | 2900のMHz |
| ターボ最高の頻度 | 3500のMHz (1つの中心) 3400のMHz (2つの中心) |
| バス速度 | 5 GT/s DMI |
| 時計の乗数 | 29 |
| パッケージ | 1364ボールのマイクロFCBGAパッケージ(FCBGA1364) |
| ソケット | BGA1364 |
| サイズ | 1.48の」x 1.26」の/3.75cm x 3.2cm |
| 序論年紀 | 2014年7月20日 |
| 終りの生命日付 | 皿プロセッサのための最後の順序の日付は2016年7月1日である 皿プロセッサのための最後の郵送物の日付は2017年1月6日である |
建築/Microarchitecture:
| Microarchitecture | Haswell |
| プラットホーム | シャーク湾 |
| プロセッサの中心 | Haswell |
| ステップの芯を取りなさい | C0 (SR1Q0) |
| 製造工程 | 0.022ミクロン |
| データ幅 | 64ビット |
| CPUの中心の数 | 2 |
| 糸の数 | 4 |
| 浮動小数点の単位 | 統合される |
| 水平に1つの隠し場所のサイズ | 2のx 32 KBの8方法は連想指示の隠し場所を置いた 2のx 32 KBの8方法は連想データ隠し場所を置いた |
| レベル2キャッシュ サイズ | 2のx 256 KBの8方法は連想隠し場所を置いた |
| 水平に3つの隠し場所のサイズ | 3つのMBの12方法は連想共用隠し場所を置いた |
| 物理メモリ | 32 GB |
| 多重プロセシング | Uniprocessor |
| 延長および技術 |
|
| 低い電力の特徴 | SpeedStepの高められた技術 |
統合されたペリフェラル/部品:
| 統合されたグラフィック | GPUのタイプ:HD 4600 グラフィック層:GT2 Microarchitecture:GEN 7.5 実行ユニット:20 基礎頻度(MHz):400 最高の頻度(MHz):1150 支えられた表示の数:3 |
| 記憶コントローラー | コントローラーの数:1 記憶チャネル:2 支えられた記憶:DDR3L-1333、DDR3L-1600 最高の記憶帯域幅(GB/s):25.6 |
| 他のペリフェラル |
|
電気/熱変数:
| 最高使用可能温度 | 100°C |
| 熱設計力 | 47ワット |