Add to Cart
Xeon E5-2620 v4は2016年にIntelによって導入される64ビットのocta中心x86マイクロプロセッサである。このサーバーMPUは標準的な2S環境のために設計されている(1U正方形の形式要素)。単一の活動的な中心のための3つのGHzのターボ倍力頻度の2.1 GHzで作動して、このMPUに85 WのTDPがあり、14 nmプロセスで製造される(Broadwellに基づいて)。
| プロセッサ数 | E5-2680 v2 |
| 家族 | Xeon |
| 技術(ミクロン) | 0.022 |
| プロセッサ スピード(GHz) | 2.8 |
| バス速度(MHz) | 4000 (QPI) |
| L2隠し場所のサイズ(KB) | 2560 |
| L3隠し場所のサイズ(MB) | 25 |
| 中心の数 | 10 |
| EM64T | 支えられる |
| HyperThreadingの技術 | 支えられる |
| 仮想化の技術 | 支えられる |
| SpeedStepの高められた技術 | 支えられる |
| 実行ディスエイブルによってかまれる特徴 | 支えられる |
| ノート | 二重処理 |
| タイプ | CPU/マイクロプロセッサ |
| 市場区分 | サーバー |
| 家族 | |
| 型式番号 | |
| 頻度 | 2800のMHz |
| ターボ最高の頻度 | 3100のMHz (6つまたはより多くの中心) 3200のMHz (5つの中心) 3300のMHz (4つの中心) 3400のMHz (3つの中心) 3500のMHz (2つの中心) 3600のMHz (1つの中心) |
| バス速度 | 8 GT/s QPI (4000のMHz) 5 GT/s DMI |
| 時計の乗数 | 28 |
| パッケージ | 2011土地のフリップ破片の土地の格子配列 |
| ソケット | ソケット2011年/LGA2011 |
| サイズ | 2.07" x 1.77」の/5.25cm x 4.5cm |
| 序論年紀 | 2013年9月10日 |
| 終りの生命日付 | 消費者プロセッサのための最後の順序の日付は2016年9月30日である 消費者皿プロセッサのための最後の郵送物の日付は2019年3月8日である |
建築/Microarchitecture:
| Microarchitecture | キヅタ橋 |
| プラットホーム | Romley EP Romley WS |
| プロセッサの中心 | キヅタ橋EP |
| 中心のsteppings | M0 (QEN1) M1 (QF6T、SR1A6) |
| CPUID | 306E4 (SR1A6) |
| 製造工程 | 0.022ミクロン |
| データ幅 | 64ビット |
| CPUの中心の数 | 10 |
| 糸の数 | 20 |
| 浮動小数点の単位 | 統合される |
| 水平に1つの隠し場所のサイズ | 10のx 32 KBの8方法は連想指示の隠し場所を置いた 10のx 32 KBの8方法は連想データ隠し場所を置いた |
| レベル2キャッシュ サイズ | 10のx 256 KBの8方法は連想隠し場所を置いた |
| 水平に3つの隠し場所のサイズ | 25のMBの20方法は連想共用隠し場所を置いた |
| 物理メモリ | 768 GB (ソケットごとに) |
| 多重プロセシング | 2台までのプロセッサ |
| 延長および技術 |
|
| 低い電力の特徴 | SpeedStepの高められた技術 |
| 統合されたペリフェラル/部品 | |
| 統合されたグラフィック | どれも |
| 記憶コントローラー | コントローラーの数:1 記憶チャネル:4 支えられた記憶:DDR3-800、DDR3-1066、DDR3-1333、DDR3-1600、DDR3-1866 チャネルごとのDIMMs:3 最高の記憶帯域幅(GB/s):59.7 ECCは支えた:はい |
| 他のペリフェラル |
|
統合されたペリフェラル/部品:
| 統合されたグラフィック | どれも |
| 記憶コントローラー | コントローラーの数:1 記憶チャネル:4 支えられた記憶:DDR3-800、DDR3-1066、DDR3-1333、DDR3-1600、DDR3-1866 チャネルごとのDIMMs:3 最高の記憶帯域幅(GB/s):59.7 ECCは支えた:はい |
| 他のペリフェラル |
|
電気/熱変数:
| Vの中心 | 0.65V - 1.3V |
| 最低/最高使用可能温度 | 5°C - 82°C |
| 熱設計力 | 115ワット |