Add to Cart
卓上コンピュータプロセッサI5-6585R SR2TYの中心I5シリーズ(3.6GHzまでの6MB隠し場所、) -デスクトップCPU
中心i5-6585Rは早く2016年にIntelによって導入される64ビットのクォード中心x86の上限の性能移動式マイクロプロセッサである。Skylakeのmicroarchitectureに基づき、14 nmプロセスで製造されるi5-6585Rに2.8 GHzの基礎頻度および65 W.のTDPの3.6までGHzのターボ倍力頻度がある。このプロセッサはアイリス プロ グラフィックをeDRAMのオン パッケージの1.1 GHzそして組み込む128 MiBのターボ頻度の350のMHzで作動する580の統合されたグラフィック組み込む。このモデルはデュアル・チャネルDDR4-2133記憶の64ジブを支える。
プロセッサ数i5-6585R
| プロセッサ数 | i5-6585R |
| 家族 | 中心i5 |
| 技術(ミクロン) | 0.014 |
| プロセッサ スピード(GHz) | 2.8 |
| L2隠し場所のサイズ(KB) | 1024 |
| L3隠し場所のサイズ(MB) | 6 |
| 中心の数 | 4 |
| EM64T | 支えられる |
| HyperThreadingの技術 | 支えられない |
| 仮想化の技術 | 支えられる |
| SpeedStepの高められた技術 | 支えられる |
| 実行ディスエイブルによってかまれる特徴 | 支えられる |
概説:
| タイプ | CPU/マイクロプロセッサ |
| 市場区分 | 卓上 |
| 家族 | |
| 型式番号 | |
| 頻度 | 2800のMHz |
| ターボ最高の頻度 | 3600のMHz (1つの中心) 3500のMHz (2つの中心) 3300のMHz (3つの中心) 3100のMHz (4つの中心) |
| バス速度 | 8 GT/s DMI |
| 時計の乗数 | 28 |
| パッケージ | マイクロFCBGA 1440ボール |
| ソケット | BGA1440 |
| サイズ | 1.65の」xの1.1"/4.2cm x 2.8cm |
| 序論年紀 | 2016年4月24日 |
| 終りの生命日付 | 皿プロセッサのための最後の順序の日付は2017年6月30日である 皿プロセッサのための最後の郵送物の日付は2017年12月08日である |
建築Microarchiteture:
| Microarchitecture | Skylake |
| ステップの芯を取りなさい | N0 (SR2QR、SR2TY) |
| 製造工程 | 0.014ミクロン |
| データ幅 | 64ビット |
| CPUの中心の数 | 4 |
| 糸の数 | 4 |
| 浮動小数点の単位 | 統合される |
| 水平に1つの隠し場所のサイズ | 4のx 32 KBの指示の隠し場所 4のx 32 KBデータ隠し場所 |
| レベル2キャッシュ サイズ | 4のx 256 KBの隠し場所 |
| 水平に3つの隠し場所のサイズ | 6 MBは隠し場所を共有した |
| 水平に4つの隠し場所のサイズ | 128 MB |
| 物理メモリ | 64 GB |
| 多重プロセシング | Uniprocessor |
| 延長および技術 |
|
| 低い電力の特徴 | SpeedStepの高められた技術 |
統合されたペリフェラル/部品:
| 表示制御装置 | 3つの表示 |
| 統合されたグラフィック | GPUのタイプ:Intelのアイリス プロ580 グラフィック層:GT4e Microarchitecture:GEN 9 実行ユニット:72 基礎頻度(MHz):350 最高の頻度(MHz):1100 |
| 記憶コントローラー | コントローラーの数:1 記憶チャネル:2 支えられた記憶:DDR3L-1333、DDR3L-1600、DDR4-1866、DDR4-2133 チャネルごとのDIMMs:2 最高の記憶帯域幅(GB/s):34.1 |
| 他のペリフェラル |
|
電気/熱変数:
| 最高使用可能温度 | 71°C |
| 熱設計力 | 65ワット |