Add to Cart
ラップトップCPU Procesors I5-7260U SR363の中心I5シリーズ(3.4GHzまでの4MB隠し場所、) -ノートCPU
中心i5-7260UはKaby湖の建築に基づいてノートおよびUltrabooksのための速い二重中心SoCで、2017年1月に発表された。CPUは2.2-3.4 GHz (また2つの中心3.4までGHz)でコア クロック2プロセッサを備えている。プロセッサはハイパーに通ることへの4つまでの糸の感謝を同時に実行できる。それはまたグラフィックとIntelのアイリスが64のMBのeDRAMとの640 GPU、デュアル・チャネル記憶コントローラー(DDR4)、またVP9およびH.265ビデオ解読、また符号化装備されている。破片はまだFinFETのトランジスターとの14nmプロセスで製造される。
プロセッサ数i5-7260U
| プロセッサ数 | i5-7260U |
| 家族 | 中心i5の可動装置 |
| 技術(ミクロン) | 0.014 |
| プロセッサ スピード(GHz) | 2.2 |
| L2隠し場所のサイズ(KB) | 512 |
| L3隠し場所のサイズ(MB) | 4 |
| 中心の数 | 2 |
| EM64T | 支えられる |
| HyperThreadingの技術 | 支えられる |
| 仮想化の技術 | 支えられる |
| SpeedStepの高められた技術 | 支えられる |
| 実行ディスエイブルによってかまれる特徴 | 支えられる |
概説:
| タイプ | CPU/マイクロプロセッサ |
| 市場区分 | 可動装置 |
| 家族 | |
| 型式番号 | |
| 頻度 | 2200のMHz |
| ターボ最高の頻度 | 3400のMHz (1つか2つの中心) |
| 時計の乗数 | 22 |
| パッケージ | 1356ボールBGA |
| ソケット | BGA1356 |
| サイズ | 1.65の」xの0.94"/4.2cm x 2.4cm |
| 序論年紀 | 2017年1月3日 |
建築Microarchiteture:
| Microarchitecture | Kaby湖 |
| プロセッサの中心 | Kaby湖U |
| ステップの芯を取りなさい | J1 (SR363) |
| 製造工程 | 0.014ミクロン |
| データ幅 | 64ビット |
| CPUの中心の数 | 2 |
| 糸の数 | 4 |
| 浮動小数点の単位 | 統合される |
| 水平に1つの隠し場所のサイズ | 2のx 32 KBの8方法は連想指示の隠し場所を置いた 2のx 32 KBの8方法は連想データ隠し場所を置いた |
| レベル2キャッシュ サイズ | 2のx 256 KBの4方法は連想隠し場所を置いた |
| 水平に3つの隠し場所のサイズ | 4つのMBの16方法は連想共用隠し場所を置いた |
| 水平に4つの隠し場所のサイズ | 64 MB |
| 物理メモリ | 32 GB |
| 多重プロセシング | 支えられない |
| 延長および技術 |
|
| 低い電力の特徴 | SpeedStepの高められた技術 |
統合されたペリフェラル/部品:
| 表示制御装置 | 3つの表示 |
| 統合されたグラフィック | GPUのタイプ:640とIntelのアイリス Microarchitecture:GEN 9 LP 基礎頻度(MHz):300 最高の頻度(MHz):950 |
| 記憶コントローラー | コントローラーの数:1 記憶チャネル:2 支えられた記憶:DDR3L-1600、LPDDR3-1866、DDR4-2133 最高の記憶帯域幅(GB/s):34.1 |
| 他のペリフェラル | PCIは3.0インターフェイス表現する(12の車線)を |
Eletrical/熱変数:
| 最高使用可能温度 | 100°C |
| 熱設計Power1 | 5ワット |