北京のシルク ロードの企業経営サービスCo.、株式会社

Integrity management, solidarity and mutual help, innovation and change, pragmatism and efficiency.

Manufacturer from China
確認済みサプライヤー
8 年
ホーム / 製品 / ラップトップCPUプロセッサ /

ラップトップCPUプロセッサ、I5-520M SLBU3の中心I5の遺産シリーズ プロセッサ-ノート プロセッサ

企業との接触
北京のシルク ロードの企業経営サービスCo.、株式会社
ウェブサイトにアクセスします
国/地域:china
連絡窓口:Mr
企業との接触

ラップトップCPUプロセッサ、I5-520M SLBU3の中心I5の遺産シリーズ プロセッサ-ノート プロセッサ

最新の価格を尋ねる
型式番号 :I5-520M SLBU3
最低順序量 :1 部分
支払の言葉 :T/T、PayPal、ウェスタン・ユニオン、条件付捺印証書および他
供給の能力 :1ヶ月あたりの500-2000pcs
受渡し時間 :3-5 日
包装の細部 :10cm x 10cm x 5cm
品目番号 :I5-520M
プロダクト シリーズ :遺産の中心I5プロセッサ
記号名 :以前プロダクトArrandale
市場区分 :モバイル
状態Conditon :進水させる
開始時間 :2010年1月7日
石版印刷 :32Nm
条件を使用して下さい :PC/Client/Tablet
more
企業との接触

Add to Cart

類似の動画を探す
製品の説明を表示

ラップトップCPUプロセッサ、I5-520MのSLBU3 (2.4GHzまでの3MB隠し場所、)中心I5の遺産シリーズ-ノート プロセッサ
 
中心i5-520Mは2.4からの2.93 GHzへラップトップそして時計のための二重中心CPUである。各中心はNehalem (Westmere)のマイクロ建築に基づいている。Hyperthreadingは二重中心CPUが4本の糸をすぐに扱うことを可能にする(パイプラインのよりよい使用法のために)。より速い中心i7-620M、520Mの特徴と比較される3 MBのレベル3だけの隠し場所およびより低いクロック速度(CPUおよびGPU)。
 
新しい中心i5-520Mの特徴はGMA HDおよび記憶コントローラーと呼ばれる統合されたグラフィックス・カードである。両方ともCPUが新しい32nmプロセスで既に製造される死ぬ一方まだ45nmで製造される別のダイスにある。
 
i5 520Mの性能はにターボ倍力が中心2のデュオT9500がそして原因で、単一の通された適用よりよく動くより平均速いある。従って時間を記録される高い2つのデュオのCPUの芯を取り、私達ほとんどの賭博およびマルチメディアの仕事を扱うべきである速い、中心i5-520Mは
 
型式番号の命名規則:
 

 

I5プロセッサ家族:中心i5
- 
 プロセッサの生成:第一世代(Nehalem/Westmere)
5性能の区分:中間クラスの二重中心のCPU
20特徴/性能の鑑定器
 付加的な特徴:余分特徴無し
Mプロセッサの市場:消費者移動式市場

 
プロセッサ数i5-520M:
 

            
プロセッサ数i5-520M
家族中心i5の可動装置
技術(ミクロン)0.032
プロセッサ スピード(GHz)2.4
L2隠し場所のサイズ(KB)512
L3隠し場所のサイズ(MB)3
中心の数2
EM64T支えられる
HyperThreadingの技術支えられる
仮想化の技術支えられる
SpeedStepの高められた技術支えられる
実行ディスエイブルによってかまれる特徴支えられる

 
概説:
 

タイプCPU/マイクロプロセッサ
市場区分可動装置
家族Intelの中心i5の可動装置
型式番号i5-520M
頻度2400のMHz
ターボ最高の頻度2933のMHz (1つの中心)
2667のMHz (2つの中心)
低い電力の頻度1200のMHz
バス速度2.5 GT/s DMI
時計の乗数18
パッケージマイクロFCPGA 988ピン(rPGA988A)
ソケットソケットG1/rPGA988A
サイズ1.48の」x 1.48」の/3.75cm x 3.75cm
序論年紀2010年1月7日
終りの生命日付囲まれたプロセッサのための最後の順序の日付は2012年10月19日である
囲まれたプロセッサのための最後の郵送物の日付は2013年1月18日である
  

 
建築/Microarchitecture:
 

MicroarchitectureWestmere
プラットホームCalpella
プロセッサの中心Arrandale
中心のsteppingsC2 (Q3GB、SLBNB)
K0 (Q4CN、SLBU3)
CPUIDs20652 (Q3GB、SLBNB)
20655 (Q4CN、SLBU3)
製造工程0.032ミクロン
382,000,000のトランジスター(CPUは死ぬ)
177,000,000のトランジスター(IMC/グラフィックは死ぬ)
死になさい81mm2 (CPUは死ぬ)
114mm2 (IMC/グラフィックは死ぬ)
データ幅64ビット
CPUの中心の数2
糸の数4
浮動小数点の単位統合される
水平に1つの隠し場所のサイズ2のx 32 KBの4方法は連想指示の隠し場所を置いた
2のx 32 KBの8方法は連想データ隠し場所を置いた
レベル2キャッシュ サイズ2のx 256 KBの8方法は連想隠し場所を置いた
水平に3つの隠し場所のサイズ3つのMBの12方法は連想共用隠し場所を置いた
物理メモリ8 GB
多重プロセシング支えられない
特徴

§ MMXの指示
§ SSE/SIMD延長を流すこと
§ SSE2/SIMD延長2を流すこと
§ SSE3/SIMD延長3を流すこと
§ SSSE3/補足の流出SIMD延長3
§ SSE4/SSE4.1 + SSE4.2/SIMD延長4を流すこと
§ AES/高度の暗号化の標準的な指示
§ EM64T/Xms 64の技術/Intel 64
 § HT/超通る技術
 § TBT/ターボ倍力技術
 § NX/XDは/ディスエイブル ビットを実行する
 §のVTx/仮想化の技術
 指示された入力/出力のための§ VTd/仮想化
§ TXT/信頼された実行技術

低い電力の特徴

§の糸のC1、C3およびC6状態
§の中心のC1/C1E、C3およびC6状態
§のパッケージのC1/C1E、C3およびC6状態
§によってSpeedStepの高められる技術

 

 
統合されたペリフェラル/部品:
 

統合されたグラフィックGPUのタイプ:HD (Westmere)
基礎頻度(MHz):500
最高の頻度(MHz):766
支えられた表示の数:2
記憶コントローラーコントローラーの数:1
記憶チャネル:2
チャネルの幅(ビット):64
支えられた記憶:DDR3-800、DDR3-1066
最高の記憶帯域幅(GB/s):17.1
ECCは支えた:いいえ
他のペリフェラル

§直接媒体インターフェイス
§ PCIの明白な2.0インターフェイス

 
電気/熱変数:
 

Vの中心0.8V - 1.4V (高周波モード)
0.775V - 1V (低頻度モード)
最低/最高使用可能温度0°C - 105°C
最高の電力損失3.8ワット(C6州の)/67.2のTDPワット(ピーク、唯一のCPUの中心)
44.8ワット(支えられる、唯一のCPUの中心)
熱設計力35ワット(パッケージ)
25ワット(CPUの中心)
12.5ワット(グラフィックの中心)
























































お問い合わせカート 0