
Add to Cart
中心i7-4500UはQ2 2013年で進水するultrabooksのためのULV (超低い電圧)の二重中心プロセッサである。それはHaswellの建築に基づき、22nmで製造される。超通ることが原因で、2つの中心4本までの糸を並行して扱うことができCPUの利用をよくするために導く。各中心は1.8 GHzの基礎速度を提供したり、1つの活動的な中心のために動的にターボ倍力のクロック レートを3.0までGHzか2つの活動的な中心のために2.7 GHz高めることができる。
Intelの第四世代およびより新しい中心i3、中心i5および中心i7の移動式CPU | |
I7 | プロセッサ家族:中心i7の可動装置 |
- | |
4 | プロセッサの生成:4rd生成(Haswell) |
5 | 性能の区分:高性能の二重中心のCPU |
00 | 特徴/性能の鑑定器 |
U | 付加的な特徴および市場:超低い力CPU (15ワットか28ワット) |
プロセッサ数 | i7-4500U | |||
家族 | 中心i7の可動装置 | |||
技術(ミクロン) | 0.022 | |||
プロセッサ スピード(GHz) | 1.8 | |||
L2隠し場所のサイズ(KB) | 512 | |||
L3隠し場所のサイズ(MB) | 4 | |||
中心の数 | 2 | |||
EM64T | 支えられる | |||
HyperThreadingの技術 | 支えられる | |||
仮想化の技術 | 支えられる | |||
EnhancedSpeedStepの技術 | 支えられる | |||
実行ディスエイブルによってかまれる特徴 | 支えられる | |||
概説:
| ||||
タイプ | CPU/マイクロプロセッサ | |||
市場区分 | 可動装置 | |||
家族 | Intelの中心i7の可動装置 | |||
型式番号 | i7-4500U | |||
CPUの部品番号 | § CL8064701477202はOEM/trayマイクロプロセッサである | |||
頻度 | 1800のMHz | |||
ターボ最高の頻度 | 3000のMHz (1つの中心) 2700のMHz (2つの中心) | |||
バス速度 | 5 GT/s DMI | |||
時計の乗数 | 18 | |||
パッケージ | 1168ボールのマイクロFCBGAパッケージ(FCBGA1168) | |||
ソケット | BGA1168 | |||
サイズ | 1.57の」xの0.94"/4cm x 2.4cm | |||
序論年紀 | 2013年6月2日(進水) 2013年6月4日(発表) | |||
終りの生命日付 | 皿プロセッサのための最後の順序の日付は2016年9月30日である 皿プロセッサのための最後の郵送物の日付は2017年3月11日である | |||
建築/Microarchitecture:
| ||||
Microarchitecture | Haswell | |||
プラットホーム | シャーク湾 | |||
プロセッサの中心 | Haswell | |||
ステップの芯を取りなさい | C0 (SR16Z) | |||
製造工程 | 0.022ミクロン 9.6億トランジスター | |||
死になさい | 131mm2 | |||
データ幅 | 64ビット | |||
CPUの中心の数 | 2 | |||
糸の数 | 4 | |||
浮動小数点の単位 | 統合される | |||
水平に1つの隠し場所のサイズ | 2のx 32 KBの8方法は連想指示の隠し場所を置いた 2のx 32 KBの8方法は連想データ隠し場所を置いた | |||
レベル2キャッシュ サイズ | 2のx 256 KBの8方法は連想隠し場所を置いた | |||
水平に3つの隠し場所のサイズ | 4つのMBの16方法は連想共用隠し場所を置いた | |||
物理メモリ | 16 GB | |||
多重プロセシング | Uniprocessor | |||
延長および技術 | § MMXの指示 § SSE/SIMD延長を流すこと § SSE2/SIMD延長2を流すこと § SSE3/SIMD延長3を流すこと § SSSE3/補足の流出SIMD延長3 § SSE4/SSE4.1 + SSE4.2/SIMD延長4を流すこと § AES/高度の暗号化の標準的な指示 § AVX/高度のベクトル延長 § AVX2/高度のベクトル延長2.0 § BMI/BMI1 + BMI2/ビット操作の指示 § F16C/16ビットの浮動小数点転換の指示 溶ける§ FMA3/3オペランドは指示を増加加える § EM64T/Xms 64の技術/Intel 64 § NX/XDは/ディスエイブル ビットを実行する § HT/超通る技術 § TBT 2.0/ターボの倍力技術2.0 §のVTx/仮想化の技術 | |||
低い電力の特徴 | SpeedStepの高められた技術 | |||
統合されたペリフェラル/部品:
| ||||
統合されたグラフィック | GPUのタイプ:HD 4400 グラフィック層:GT2 Microarchitecture:GEN 7.5 実行ユニット:20 基礎頻度(MHz):200 最高の頻度(MHz):1100 支えられた表示の数:3 | |||
記憶コントローラー | コントローラーの数:1 記憶チャネル:2 支えられた記憶:DDR3L-1333、DDR3L-1600、LPDDR3-1333、LPDDR3-1600 最高の記憶帯域幅(GB/s):25.6 | |||
他のペリフェラル | §の直接媒体は2.0をインターフェイスさせる § PCIの明白な2.0インターフェイス | |||
電気/熱変数:
| ||||
最高使用可能温度 | 100°C | |||
熱設計力 | 15ワット |