
Add to Cart
P83C557E4/P80C557E4/P89C557E4
単一チップ8ビット マイクロ制御回路
特徴
•80C51中央処理装置
•32 64 Kバイトに外的に拡張できるKの× 8 ROMそれぞれFEEPROM (フラッシュEEPROM)
•ROM/FEEPROMコード保護
•64 Kバイトに外的に拡張できる1024の× 8のRAM
•2つの標準的な16ビットのタイマー/カウンター
•つながれる4捕獲の記録および3との付加的な16ビットのタイマー/反対は記録を比較します
•8の10ビットADCはアナログ入力およびプログラム可能なautoscan多重型にしました
•2 8ビット決断、パルス幅変調の出力
•アナログ入力と共有される1つの8ビット投入口と5つの8ビット入力/出力の港
•私は2Cバス バイト指向のマスターおよび奴隷が付いている連続入力/出力の港作用します
•標準的な80C51と互換性がある双方向通信UART
•オン破片のウォッチドッグ タイマー
•可能な2つの優先レベル(2から6外部ソース)のの15の割り込み源
•延長温度較差(– 40から+85°C)
•4.5から5.5ボルトの供給電圧の範囲
•80C51家族の標準的な発振器のための周波数範囲:3.5 MHzから16のMHz
•参照32のkHzおよびソフトウェア選択可能なシステム クロックの頻度のPLLの発振器
•秒のタイマー
•ソフトウェアはエールの出力脈拍の有効または無効になります
•電磁適合性改善
•パワー外面によってから目覚しまたは秒中断して下さい
概説
P80C557E4/P83C557E4/P89C557E4 (以後総称的にP8xC557E4と言われる)単一チップ8ビット マイクロ制御回路は高度CMOSプロセスで製造され、80C51マイクロ制御回路家族の派生物です。P8xC557E4に80C51と同じ命令セットがあります。派生物の3つの版はあります:
•P83C557E4 — 32 Kバイトはプログラム可能なROMを覆います
•P80C557E4 — P83C557E4のROMless版
•P89C557E4 — 32 KバイトFEEPROM (フラッシュEEPROM)
P8xC557E4はそれぞれ不揮発性32 Kバイトのマスク プログラム可能なROM (P83C557E4)または電気で消去可能なFEEPROM (P89C557E4)、揮発1024の× 8読み書きデータ記憶、5つの8ビット入力/出力の港、1つの8ビット投入口、2つの16ビットのタイマー/イベント・カウンターを(80C51のタイマーと同一の)、掛け金を、15源捕獲し、比較するために、つながれる付加的な16ビットのタイマー2優先順位レベルの、入り込まれた割込み構造、8入力ADC、二重DACの脈拍幅調整されたインターフェイス、2つのシリアル・インタフェース(UARTおよびI2Cバス)、「番犬」のタイマー、オン破片の発振器およびタイミング回路含んでいます。余分機能を要求するシステムのためにP8xC557E4は標準的なTTLの多用性がある記憶および論理を使用して拡大することができます。
さらに、P8xC557E4に力の減少—遊んでいるモードおよびパワー モードの2つのソフトウェア選択可能なモードがあります。遊んでいるモードは作用し続けるようにRAM、タイマー、シリアル ポートおよび割込みシステムがしている間CPUを凍らせています。パワー モードはRAMの内容を救いますが、氷結は作用しないために他の破片をすべて引き起こす発振器により作用します。
装置はまたバイナリおよびBCDの算術、またビット処理の機能両方のための設備を持っている算術プロセッサとして作用します。命令セットは100つの指示にから成っています:49 1バイト、2バイト45および17 3バイト。16のMHzのシステム クロックによって、指示の58%および1.5のµsに付き40%は0.75のµsで実行されます。増加すれば境界の指示は3つのµsを要求します。
絶対最高評価1、2、3
変数 | 評価 | 単位 |
保管温度の範囲 | – 65から+150 | °C |
VDDへのVSSおよびSCL、SDAへのVSSの電圧 | – 0.5から+6.5 | V |
入力/出力ピンの入出力流れ | 10 | mA |
電力損失(パッケージの熱伝達の限定、ない装置パワー消費量に基づく) | 1.0 | W |
注:
1. 絶対最高評価の下にリストされているそれらの上の圧力は装置への永久的な損害を与えるかもしれません。これは評価するただ圧力であり、これらの装置またはACおよびDCのこの指定の電気特徴で記述されているそれら以外の条件の機能操作はセクション意味されません。
2. このプロダクトはとりわけ余分な静電気の有害な効果からの内蔵デバイスの保護のために設計されている回路部品を含んでいます。それにもかかわらず評価される最高より大きい適用を避けるために慣習的な注意が取られることが、提案されます。
3. 変数は実用温度範囲に他に特に規定がなければ有効です。すべての電圧はVSSに関して通知がなければあります。
図1.ブロック ダイヤグラムP8xC557E4
図2.機能図
QFP80 (SOT318)のための図3.ピンで止める図表