
Add to Cart
概説
W25Q128FV (128Mビット)の連続フラッシュ・メモリは限られたスペース、ピンおよび力をシステムに貯蔵の解決に与えます。25Qシリーズは通常の連続抜け目がない装置をはるかに越えて柔軟性そして性能を提供します。それらはRAMに尾行する、二重/クォードSPI (XIP)からのコードを直接実行し、声、テキストおよびデータを貯えるコードにとって理想的です。装置はパワーのための4mA能動態そして1µA低の消費電流が付いている3.6V電源に単一2.7Vを作動させます。すべての装置はスペース節約のパッケージで提供されます。
W25Q128FVの配列は256バイトの65,536のプログラム可能なページそれぞれに組織されます。256バイトまで一度にプログラムすることができます。ページは16のグループ(4KBセクターの消去)、128のグループ(32KBブロックの消去)、256のグループ(64KBブロックの消去)または全体の破片(破片の消去)で消すことができます。W25Q128FVにそれぞれ4,096の消去可能なセクターおよび256の消去可能なブロックがあります。小さい4KBセクターはデータおよび変数貯蔵を要求する適用のより大きい柔軟性を可能にします。(図2.を見て下さい)
W25Q128FVサポートは標準的な連続周辺機器インターフェイス(SPI)、入力/出力SPI、また2 -時計の命令サイクルのクォードの周辺機器インターフェイス(QPI)二倍になりましたり/クォード:連続時計、破片の選り抜き、シリアル データI/O0 (DI)、I/O1 ()、I/O2 (/WP)、およびI/O3 (/HOLD)。104MHzまでののSPIのクロック周波数は速い読まれた二重を使用するとき/支えられ208MHz (二重入力/出力およびの同等のクロック レートを416MHz (クォード入力/出力のための104MHz X 4)は入力/出力およびQPIの指示をのための104MHz X 2)四つ揃えにします許可します。これらの移動率は標準的な非同期8および16ビットの平行フラッシュ・メモリに優ることができます。連続的な読まれたモードは指示間接費の8時計との有効なメモリー アクセスを24ビット住所を読むことをわずか可能にしま本当XIP (実行して下さい)操作を許可します。
タイプおよびPIN構成を包んで下さい
Pin構成SOIC/VSOP 208ミル
パッド構成WSON 6x5 mm/8x6 mm
球構成TFBGA 8x6 mm (5x5か6x4球の配列)
標準的なSPIの指示
W25Q128FVは4つの信号から成っているSPI多用性があるバスを通してアクセスされます:連続時計(CLK)、破片の選り抜き(/CS)、シリアル データの入力(DI)およびシリアル データの出力(DO)。標準的なSPIの指示は連続的にCLKの上昇端で装置に指示、住所またはデータを書くのにディディミアムの入力ピンを使用します。ピンをCLKの落ちる端で装置からのデータか状態を読むのに使用されています出力して下さい。