概説
W25Q128FV (128Mビット)の連続フラッシュ・メモリは限られたスペース、ピンおよび力をシステムに貯蔵の解決に与えます。25Qシリーズは通常の連続抜け目がない装置をはるかに越えて柔軟性そして性能を提供します。それらはRAMに尾行する、二重/クォードSPI (XIP)からのコードを直接実行し、声、テキストおよびデータを貯えるコードにとって理想的です。装置はパワーのための4mA能動態そして1µA低の消費電流が付いている3.6V電源に単一2.7Vを作動させます。すべての装置はスペース節約のパッケージで提供されます。
W25Q128FVの配列は256バイトの65,536のプログラム可能なページそれぞれに組織されます。256バイトまで一度にプログラムすることができます。ページは16のグループ(4KBセクターの消去)、128のグループ(32KBブロックの消去)、256のグループ(64KBブロックの消去)または全体の破片(破片の消去)で消すことができます。W25Q128FVにそれぞれ4,096の消去可能なセクターおよび256の消去可能なブロックがあります。小さい4KBセクターはデータおよび変数貯蔵を要求する適用のより大きい柔軟性を可能にします。(図2.を見て下さい)
W25Q128FVサポートは標準的な連続周辺機器インターフェイス(SPI)、入力/出力SPI、また2時計の命令サイクルのクォードの周辺機器インターフェイス(QPI)二倍になりましたり/クォード:連続時計、破片の選り抜き、シリアル データI/O0 (DI)、I/O1 ()、I/O2 (/WP)、およびI/O3 (/HOLD)。104MHzまでののSPIのクロック周波数は支えられた割り当てることです
速い読まれた二重を使用する/場合の208MHz (二重入力/出力およびの同等のクロック レート416MHz (クォード入力/出力のための104MHz X 4)は入力/出力およびQPIの指示をのための104MHz X 2)四つ揃えにします。これらの移動率は標準的な非同期8および16ビットの平行フラッシュ・メモリに優ることができます。連続的な読まれたモードは有効を可能にします
わずか24ビット住所を読む指示間接費の8時計とのメモリー アクセス本当XIPを許可します
(実行して下さい)操作。 把握ピン、書込禁止ピンおよびプログラム可能上との保護を、書きますまたは底配列制御は、それ以上の制御柔軟性を提供します。さらに、装置サポートJEDEC標準的な製造業者および装置IDおよびSFDPの記録、64ビットの独特な通し番号および3つの256バイトの保証記録
特徴
•SpiFlashの記憶の新しい系列
(1) W25Q128FV:128Mビット/16Mバイト(2)標準的なSPI:CLK、/CSのディディミアムは、/WP、/Hold (3)ソフトウェア及びハードウェア調整
•高性能の連続フラッシュ
(1) 104MHzは、二重/クォードSPIの時計の(2) 208/416MHz同等の二倍になります/クォードSPIの(3) 50MB/S計量値移動率選抜します
(4) 100,000以上/業務計画周期(5)もっとより20年データ保持は消します
•有効な「読まれ」、QPIモード連続的
(1) ontinuous 8/16/32/64バイトの覆いによって(記憶(3)クォードの周辺機器インターフェイス(QPI)に演説する2)わずか8個の時計を読まれる減ります
•頭上式指示
(1)本当XIP (実行して下さい)操作(2)を優っていますX16平行フラッシュに許可します
PINいいえ。 |
PIN名前
|
入力/出力
|
機能
|
1 |
/CS
|
I
|
破片の選り抜き入力 |
2 |
(IO1)
|
入力/出力
|
データ出力(データ入出力1)
|
3 |
/WP (IO2)
|
入力/出力 |
書込禁止の入力(データ入出力2) |
4 |
GND |
/ |
地面 |

